特許
J-GLOBAL ID:200903000141289360

スイッチング電源装置

発明者:
出願人/特許権者:
代理人 (1件): 廣澤 勲
公報種別:公開公報
出願番号(国際出願番号):特願2002-138845
公開番号(公開出願番号):特開2003-333846
出願日: 2002年05月14日
公開日(公表日): 2003年11月21日
要約:
【要約】【課題】 並列運転した際に各スイッチング電源装置の出力電圧のアンバランスによって発生する損失を抑制し、制御用素子に耐電圧の高いものを必要とせず、高効率なスイッチング電源装置を提供する。【解決手段】 直流入力電流をオン・オフするスイッチング素子INV-FETと、スイッチング素子INV-FETのオン・オフを制御するスイッチング素子制御回路18とを備える。スイッチング素子INV-FETに同期して電流を流す同期整流素子Fr-FETと、同期整流素子Fr-FETを制御する同期整流素子制御回路20と、電力の出力側から入力側へ逆流電流が流れたことを検知する逆流検知回路40とを備える。スイッチング素子制御回路18からスイッチング素子INV-FETへ伝達されるスイッチング素子制御信号を遅延させる遅延回路30を設け、逆流検知回路40の逆流電流に対応させて遅延時間を増加させる。
請求項(抜粋):
直流入力電流をオン・オフするスイッチング素子と、上記スイッチング素子に接続され上記スイッチング素子のオン・オフを制御するスイッチング素子制御回路と、上記スイッチング素子に同期して電流を流す同期整流素子と、上記同期整流素子を制御する同期整流素子制御回路と、電力の出力側から入力側へ逆流電流が流れたことを検知する逆流検知回路とを備え、上記スイッチング素子制御回路から上記同期整流素子制御回路へ伝達された信号によって上記同期整流素子をオフさせるスイッチング電源装置において、上記スイッチング素子制御回路から上記スイッチング素子へ伝達されるスイッチング素子制御信号を遅延させる遅延回路と、上記逆流検知回路が検知した逆流電流に対応させて上記遅延回路の遅延時間を制御する遅延時間制御手段とを設けたことを特徴とするスイッチング電源装置。
IPC (3件):
H02M 3/28 ,  H02M 3/155 ,  H02M 7/21
FI (3件):
H02M 3/28 H ,  H02M 3/155 H ,  H02M 7/21 A
Fターム (21件):
5H006AA06 ,  5H006CA02 ,  5H006CB07 ,  5H006DB01 ,  5H006DB05 ,  5H730AA14 ,  5H730AA15 ,  5H730AS01 ,  5H730BB13 ,  5H730BB23 ,  5H730BB43 ,  5H730BB57 ,  5H730DD04 ,  5H730DD32 ,  5H730EE02 ,  5H730EE07 ,  5H730EE08 ,  5H730EE10 ,  5H730EE13 ,  5H730FD41 ,  5H730FG02
引用特許:
審査官引用 (2件)
  • 電源装置
    公報種別:公開公報   出願番号:特願平10-308784   出願人:新電元工業株式会社
  • スイッチング電源装置
    公報種別:公開公報   出願番号:特願平11-240593   出願人:ティーディーケイ株式会社

前のページに戻る