特許
J-GLOBAL ID:200903000446722889

シフトレジスタ回路およびそれを備える画像表示装置

発明者:
出願人/特許権者:
代理人 (3件): 吉田 茂明 ,  吉竹 英俊 ,  有田 貴弘
公報種別:公開公報
出願番号(国際出願番号):特願2007-153434
公開番号(公開出願番号):特開2008-112550
出願日: 2007年06月11日
公開日(公表日): 2008年05月15日
要約:
【課題】高速動作が可能なシフトレジスタ回路を提供する。【解決手段】シフトレジスタ回路は、クロック信号CLKを第1出力端子OUTに供給するトランジスタQ1、第1出力端子OUTを放電するトランジスタQ2、上記クロック信号CLKを第2出力端子OUTDに供給するトランジスタQD1、第2出力端子OUTDを放電するトランジスタQD2とを備える。トランジスタQ1,QD1のゲートは共にノードN1に接続し、トランジスタQ2,QD2のゲートは共にノードN2に接続する。ノードN1の充電は当該ノードN1と第1入力端子INとの間に接続し、ゲートが第2入力端子INDに接続したトランジスタQ3により行われる。【選択図】図5
請求項(抜粋):
第1および第2入力端子、第1および第2出力端子、第1クロック端子およびリセット端子と、 前記第1クロック端子に入力される第1クロック信号を前記第1出力端子に供給する第1トランジスタと、 前記第1出力端子を放電する第2トランジスタと、 前記第1クロック信号を前記第2出力端子に供給する第3トランジスタと、 前記第2出力端子を放電する第4トランジスタとを備えるシフトレジスタ回路であって、 前記第1および第3トランジスタの制御電極は、共に第1ノードに接続し、 前記第2および第4トランジスタの制御電極は、共に第2ノードに接続し、 当該シフトレジスタ回路は、 前記第1ノードと前記第1入力端子との間に接続し、前記第2入力端子に接続した制御電極を有する第5トランジスタと、 前記リセット端子に接続した制御電極を有し、前記第1ノードを放電する第6トランジスタとを備える ことを特徴とするシフトレジスタ回路。
IPC (5件):
G11C 19/28 ,  G09G 3/36 ,  G09G 3/20 ,  G02F 1/133 ,  G11C 19/00
FI (10件):
G11C19/28 D ,  G09G3/36 ,  G09G3/20 622E ,  G09G3/20 621F ,  G09G3/20 621M ,  G02F1/133 505 ,  G02F1/133 570 ,  G02F1/133 550 ,  G11C19/00 J ,  G11C19/00 K
Fターム (26件):
2H093NA16 ,  2H093NB01 ,  2H093NB07 ,  2H093NB11 ,  2H093NC03 ,  2H093NC09 ,  2H093NC16 ,  2H093NC22 ,  2H093NC26 ,  2H093NC34 ,  2H093ND32 ,  2H093NE10 ,  5C006AC11 ,  5C006AC22 ,  5C006BB16 ,  5C006BC03 ,  5C006BC06 ,  5C006BF03 ,  5C006BF34 ,  5C080AA10 ,  5C080BB05 ,  5C080DD02 ,  5C080FF11 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04
引用特許:
出願人引用 (5件)
全件表示
審査官引用 (1件)
  • 液晶表示装置
    公報種別:公開公報   出願番号:特願2006-269689   出願人:株式会社半導体エネルギー研究所

前のページに戻る