特許
J-GLOBAL ID:200903095291118468

シフトレジスタ

発明者:
出願人/特許権者:
代理人 (1件): 志賀 正武 (外6名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-323612
公開番号(公開出願番号):特開2002-133890
出願日: 2000年10月24日
公開日(公表日): 2002年05月10日
要約:
【要約】【課題】 配線に必要な面積が小さいシフトレジスタを提供する。【解決手段】 2種類の状態のうちのいずれかを記憶する段F1をm段(mは1以上の整数)有するシフトレジスタであって、前記各段F1は、端子として、n相(nは2以上の整数)のクロック信号φa、φb、φcを入力するクロック入力端子Ka、Kb、Kcと、シフトレジスタの入力端子または前段の出力端子から送られる信号Gi-1を入力する入力端子INと、後段の入力端子またはシフトレジスタの出力端子へ送る信号Giを出力する出力端子OUTとのみを有し、前記各段F1は、前記クロック入力端子Ka、Kb、Kcのうちのいずれかから、各段F1の状態を初期化するための初期状態レベルを入力する。
請求項(抜粋):
2種類の状態のうちのいずれかを記憶する段をm段(mは1以上の整数)有するシフトレジスタであって、前記各段は、端子として、n相(nは2以上の整数)のクロック信号を入力するクロック入力端子と、シフトレジスタの入力端子または前段の出力端子から送られる信号を入力する入力端子と、後段の入力端子またはシフトレジスタの出力端子へ送る信号を出力する出力端子とのみを有し、前記各段は、前記クロック入力端子のうちのいずれかから、各段の状態を初期化するための初期状態レベルを入力することを特徴とするシフトレジスタ。
IPC (11件):
G11C 19/00 ,  G02F 1/133 505 ,  G02F 1/133 550 ,  G09G 3/20 621 ,  G09G 3/20 623 ,  G09G 3/20 680 ,  G09G 3/36 ,  G11C 19/28 ,  H01L 27/146 ,  H04N 5/335 ,  H04N 5/66
FI (11件):
G11C 19/00 J ,  G02F 1/133 505 ,  G02F 1/133 550 ,  G09G 3/20 621 M ,  G09G 3/20 623 H ,  G09G 3/20 680 G ,  G09G 3/36 ,  G11C 19/28 Z ,  H04N 5/335 Z ,  H04N 5/66 B ,  H01L 27/14 C
Fターム (28件):
2H093NC22 ,  2H093ND49 ,  4M118AA10 ,  4M118AB10 ,  4M118BA05 ,  4M118FB03 ,  4M118FB09 ,  4M118FB13 ,  5C006BB16 ,  5C006BC13 ,  5C006BC20 ,  5C006BF03 ,  5C006EB05 ,  5C006FA42 ,  5C024GX02 ,  5C024HX12 ,  5C024HX35 ,  5C024HX40 ,  5C058AA09 ,  5C058AB01 ,  5C058BA01 ,  5C058BB25 ,  5C080AA10 ,  5C080BB05 ,  5C080DD23 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04
引用特許:
審査官引用 (3件)

前のページに戻る