特許
J-GLOBAL ID:200903001474962336

スケーラブルMPEG2適合ビデオ・エンコーダ

発明者:
出願人/特許権者:
代理人 (1件): 合田 潔 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-030169
公開番号(公開出願番号):特開平9-247679
出願日: 1997年02月14日
公開日(公表日): 1997年09月19日
要約:
【要約】【課題】 スケーラブル・アーキテクチャMPEG2適合ディジタル・ビデオ・エンコーダを提供する。【解決手段】 上記エンコーダは、Iフレーム含有ビットストリームを生成するために、離散余弦変換プロセッサと、量子化ユニットと、可変長エンコーダと、FIFOバッファと、圧縮ストア・インタフェースとを備えたIフレーム専用ビデオ・エンコーダ・モジュールを有する。IPBビットストリームの場合、システムは、基準メモリ・インタフェースと、動き推定および補償機能と、逆量子化と、逆離散余弦変換と、動き補償手段とを備えた第2のプロセッサ要素と、動き推定のための少なくとも1つの第3のプロセッサ要素とを含む。このシステムは、単一集積回路チップ、またはIフレーム・ビデオ・エンコーダ・モジュール、第2のプロセッサ要素、第3のプロセッサ要素の各プロセッサについて1つずつという複数の集積回路チップの形式にすることができる。また、1つまたは複数の第3のプロセッサ・ユニットを含むこともできる。
請求項(抜粋):
Iフレーム含有ビットストリームを生成するために(1)ホスト・インタフェースと、(2)ピクセル・バスからピクセル・データを受け取るためのピクセル・インタフェースと、(3)フレーム・データを送受信するためのフレーム・メモリ・インタフェースと、(4)離散余弦変換プロセッサと、(5)量子化ユニットと、(6)可変長エンコーダと、(7)FIFOバッファと、(8)圧縮ストア・インタフェースとを備えたIフレーム・ビデオ・エンコーダ・モジュールを有する、スケーラブル・アーキテクチャMPEG2適合ディジタル・ビデオ・エンコーダ・システム。
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る