特許
J-GLOBAL ID:200903001717282924

LSI設計支援システムおよびプログラム

発明者:
出願人/特許権者:
代理人 (8件): 三好 秀和 ,  三好 保男 ,  岩▲崎▼ 幸邦 ,  川又 澄雄 ,  中村 友之 ,  伊藤 正和 ,  高橋 俊一 ,  高松 俊雄
公報種別:公開公報
出願番号(国際出願番号):特願2002-170612
公開番号(公開出願番号):特開2004-013851
出願日: 2002年06月11日
公開日(公表日): 2004年01月15日
要約:
【課題】LSIのインタフェース部分を設計する際の負担を軽減する。【解決手段】端末1、LSIの外部情報3と内部情報4とライブラリ情報5をデータベースから読み出し、これら外部情報3、内部情報4、ライブラリ情報5を用いてインタフェース部分の設計情報を記録したI/F情報テーブルを自動生成する。この自動生成に際しては、外部信号と内部信号とを対応させるとともに、両信号間に配置するバッファを決定し、両信号名と決定したバッファとを対応させてI/F情報テーブルに記録する。バッファの決定では、ライブラリ情報に記録されているバッファの中から、少なくとも遅延時間の計算値が期待値よりも小さいもの、さらにはその中で計算値が最小のものを選択する。【選択図】 図1
請求項(抜粋):
LSIの外部情報と内部情報とライブラリ情報を記憶しておく記憶手段と、 前記外部情報と前記内部情報と前記ライブラリ情報を用いてLSIのインタフェース部分の設計情報を生成する生成手段と、 を有することを特徴とするLSI設計支援システム。
IPC (1件):
G06F17/50
FI (3件):
G06F17/50 654K ,  G06F17/50 654M ,  G06F17/50 656D
Fターム (4件):
5B046AA08 ,  5B046BA03 ,  5B046CA03 ,  5B046KA06
引用特許:
審査官引用 (6件)
全件表示

前のページに戻る