特許
J-GLOBAL ID:200903002590257956

データ処理装置およびデータ処理方法

発明者:
出願人/特許権者:
代理人 (1件): 柏原 三枝子
公報種別:公開公報
出願番号(国際出願番号):特願平10-350456
公開番号(公開出願番号):特開2000-172655
出願日: 1998年12月09日
公開日(公表日): 2000年06月23日
要約:
【要約】【課題】 システム内で自在にクラスタを構成することができ、クラスタ間の通信を高速で行うことができるデータ処理装置を提供する。【解決手段】 一以上のCPUと主記憶装置から構成される複数個のノードでひとつのシステムを構成するデータ処理装置において、主記憶装置のメモリ空間に各クラスタに共通する共有メモリ領域を設けるとともに、複数個のノードを任意の数のグループに分けて前記システム内でクラスタを構成し、クラスタ間の通信を前記共有メモリ領域内で行うようにした。なお、ノードのグループ分けは、各ノードに設けたレジスタの設定によって行うようにした。
請求項(抜粋):
一以上のCPUと主記憶装置から構成される複数個のノードでひとつのシステムを構成するデータ処理装置において、前記主記憶装置のメモリ空間に前記クラスタに共通する共有メモリ領域を設けるとともに、前記複数個のノードを任意の数のグループに分けて前記システム内でクラスタを構成し、前記グループ間の通信を前記共有メモリ領域内で行うようにしたことを特徴とするデータ処理装置。
IPC (3件):
G06F 15/16 640 ,  G06F 12/06 530 ,  G06F 12/14 310
FI (3件):
G06F 15/16 640 A ,  G06F 12/06 530 E ,  G06F 12/14 310 M
Fターム (13件):
5B017AA01 ,  5B017BA01 ,  5B017BB03 ,  5B017CA03 ,  5B017CA15 ,  5B045BB32 ,  5B045GG01 ,  5B060AA02 ,  5B060AA08 ,  5B060AA13 ,  5B060AC02 ,  5B060KA02 ,  5B060KA09
引用特許:
審査官引用 (11件)
全件表示

前のページに戻る