特許
J-GLOBAL ID:200903002882763186

部分キャッシュ・クリ-ニングを用いるコンピュ-タ回路システムと方法

発明者:
出願人/特許権者:
代理人 (1件): 浅村 皓 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-377028
公開番号(公開出願番号):特開2000-172563
出願日: 1998年12月07日
公開日(公表日): 2000年06月23日
要約:
【要約】【課題】 ミスヒットが発生したキャッシュメモリを高速でクリーニングする回路、システムおよび方法を開示する。【解決手段】 本システムは所定の数のラインをもつキャッシュメモリ12bを含む。この方法は、複数の書込みアドレスに対応する位置のキャッシュメモリにデータを書込み(ステップ64)、メモリ12bに対して選択した数のラインをクリーニングする(ステップ68)。選択した数のラインをクリーニングするステップは、該ライン内のデータに対応するダーティ・インジケータを調べ、該ライン内のデータがダーティであることを該インジケータが表示すると、該データを該ラインから別のメモリにコピーする。最終的には、選択したクリーニングするラインの数は、前記所定のライン数より少なくなる。
請求項(抜粋):
所定の数のキャッシュ・ラインを含む計算システムを作動させる方法であって、第1に、複数の書込みアドレスに対して、前記複数の書込みアドレスのそれぞれに対応する位置のキャッシュメモリにデータを書込むステップと、第2に、前記キャッシュメモリの選択された数のラインをクリーニングするステップであって、前記選択された数のラインに対して、前記ライン内のデータに対応するダーティ・インジケータを評価するステップと、前記ダーティ・インジケータが、前記ライン内のデータがダーティであることを示している場合、前記ラインから別のメモリにデータをコピーするステップと、を含む前記クリーニングするステップと、を含む方法において、前記選択されたラインの数は、所定のキャッシュ・ラインの数より少ない方法。
引用特許:
出願人引用 (8件)
全件表示
審査官引用 (20件)
全件表示

前のページに戻る