特許
J-GLOBAL ID:200903003884144170

電子装置

発明者:
出願人/特許権者:
代理人 (1件): 矢作 和行
公報種別:公開公報
出願番号(国際出願番号):特願2003-017495
公開番号(公開出願番号):特開2004-227488
出願日: 2003年01月27日
公開日(公表日): 2004年08月12日
要約:
【課題】記憶媒体の読み書きチェックを定期的に実行できるようにする。【解決手段】通常処理にて実行される複数のタスクの1つに、データの読み書き可能な記憶媒体に対してデータの読み出し及び書き込みが正常に行われるか否かを判定するRAMチェック処理を含める。これにより、起動処理時や終了処理時に限定することなく、RAMチェックを定期的に実行することができる。また、RAMチェック処理が実行される場合には、RAMチェック処理を含む通常タスクを除く、全てのタスクの実行を禁止するため、例えば、RAMチェックにおいて使用されるテストコードを他のタスクにおいて誤って使用することがなくなる。【選択図】 図3
請求項(抜粋):
データの読み出し及び書き込みが可能な記憶手段と、 前記記憶手段へのデータの書き込み及びその書き込まれたデータの読み出し処理を含み、その読み出しデータを用いつつ所定の通常動作を行う通常処理を実行する処理手段とを備え、 前記処理手段は、前記記憶手段に対してデータの読み出し及び書き込みが正常に行われるか否かを判定する判定手段と、 前記判定手段が判定処理を実行する際、この判定処理を除く前記通常処理の実行を禁止する禁止手段を備えることを特徴とする電子装置。
IPC (2件):
G06F9/46 ,  G06F12/16
FI (2件):
G06F9/46 340B ,  G06F12/16 330C
Fターム (12件):
5B018GA03 ,  5B018HA01 ,  5B018JA21 ,  5B018NA01 ,  5B018QA04 ,  5B018RA11 ,  5B098AA03 ,  5B098CC01 ,  5B098DD02 ,  5B098GA04 ,  5B098GC03 ,  5B098JJ05
引用特許:
審査官引用 (3件)

前のページに戻る