特許
J-GLOBAL ID:200903004598437573

処理装置、集積回路、および集積回路パッケージ

発明者:
出願人/特許権者:
代理人 (1件): 山田 正紀 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-196487
公開番号(公開出願番号):特開2002-014737
出願日: 2000年06月29日
公開日(公表日): 2002年01月18日
要約:
【要約】【課題】本発明は、プログラムを実行するCPUおよび内部プログラムが格納された内部メモリを有する内部回路と、その内部回路に対し外付けされ、外部プログラムが格納される外部メモリとを備えた処理装置等に関し、プログラムやデータの不正な解読、改ざんを防止する。【解決手段】LSI100に搭載された内部回路10が、CPU101での、外部メモリ20に格納されたプログラムの実行中に、バスライン111,112のアドレスが、あらかじめ定められた所定のアドレス領域内のアドレスであるか否かをモニタし、所定のアドレス領域内のアドレスを検出したときにCPUに通知するアドレスコントローラ106を含む。
請求項(抜粋):
プログラムを実行するCPUと、内部プログラムが格納された内部メモリと、前記CPUと前記内部メモリとを結ぶとともに外部にまで延び、アドレスおよびデータを伝達するバスラインと、前記バスラインの、外部への出入口に介在し、該バスライン上のアドレスおよびデータのうちの少なくともデータをスクランブルするスクランブル部とを含む内部回路、および前記バスラインの、外部に延びた部分に外付けされ、外部プログラムが格納される外部メモリを備え、前記内部回路がさらに、前記CPUでの前記外部メモリに格納されたプログラムの実行中に前記バスライン上のアドレスがあらかじめ定められた所定のアドレス領域内のアドレスであるか否かをモニタし、該所定のアドレス領域内のアドレスを検出したときに前記CPUに通知するアドレスコントローラを含むものであることを特徴とする処理装置。
IPC (6件):
G06F 1/00 ,  G06F 12/14 310 ,  G06F 15/78 510 ,  G06F 15/78 ,  H01L 27/04 ,  H01L 21/822
FI (5件):
G06F 12/14 310 Z ,  G06F 15/78 510 G ,  G06F 15/78 510 F ,  G06F 9/06 660 J ,  H01L 27/04 U
Fターム (18件):
5B017AA01 ,  5B017BA01 ,  5B017CA14 ,  5B062AA07 ,  5B062CC02 ,  5B062CC03 ,  5B062DD10 ,  5B062EE09 ,  5B062FF09 ,  5B062JJ06 ,  5B076FA02 ,  5B076FC01 ,  5B076FC08 ,  5F038BH01 ,  5F038BH11 ,  5F038DF10 ,  5F038DF11 ,  5F038EZ20
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る