特許
J-GLOBAL ID:200903005616719740

プラズマディスプレイパネル及びその製造方法

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-174259
公開番号(公開出願番号):特開2001-351535
出願日: 2000年06月09日
公開日(公表日): 2001年12月21日
要約:
【要約】【課題】高精度で積層電極を製造することができ、マイグレーションを十分に抑制することが可能なPDP及びその製造方法を提供する。【解決手段】強い感光性を有するネガ型の導電性・感光性下層ペースト12とネガ型の導電性・感光性上層ペースト13とを積層し、両者を一括でパターニングすることで上層電極17と上層電極よりも幅が広い下層電極16とで構成される積層電極を形成する。
請求項(抜粋):
端子接続部が上層電極と該上層電極よりも幅が広い下層電極とを有して構成されているプラズマディスプレイパネルにおいて、前記上層電極が第1の導電性・感光性膜から構成され、前記下層電極が第1の導電性・感光性膜から構成されていることを特徴とするプラズマディスプレイパネル。
IPC (3件):
H01J 11/02 ,  G09F 9/313 ,  H01J 9/28
FI (3件):
H01J 11/02 D ,  G09F 9/313 Z ,  H01J 9/28 A
Fターム (18件):
5C012AA09 ,  5C012BB07 ,  5C040GK14 ,  5C040GK19 ,  5C040JA15 ,  5C040KA02 ,  5C040KA04 ,  5C040KA16 ,  5C040MA26 ,  5C094AA21 ,  5C094AA31 ,  5C094AA32 ,  5C094BA31 ,  5C094DA13 ,  5C094EA10 ,  5C094FA02 ,  5C094FB12 ,  5C094GB01
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る