特許
J-GLOBAL ID:200903006147325553

液晶装置及び電子機器

発明者:
出願人/特許権者:
代理人 (1件): 鈴木 喜三郎 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-326513
公開番号(公開出願番号):特開平11-160730
出願日: 1997年11月27日
公開日(公表日): 1999年06月18日
要約:
【要約】【課題】 TFT駆動によるアクティブマトリクス駆動方式の液晶装置において、サンプリング回路及びプリチャージ回路として必要な機能を夫々持たせると共にそれらが基板上に占めるスペースを小さくする。【解決手段】 液晶装置(200)は、一対の基板間に挟持された液晶層(50)と、基板にマトリクス状に設けられた画素電極(11)と、これをスイッチング制御するTFT(30)とを備える。サンプリング回路(301)及びプリチャージ回路(201)が夫々有するTFTは、必要とされる電流供給能力を持つと共にサイズが極力小さくされる。
請求項(抜粋):
一対の基板間に液晶が挟持されてなり、前記一対の基板の一方の基板上には、画像信号が供給される複数のデータ線と、前記複数のデータ線に交差する複数の走査線と、前記複数のデータ線と走査線に接続された複数のスイッチング素子と、前記複数のスイッチング素子に接続された複数の画素電極と、前記複数のデータ線と前記画像信号の信号源との間に夫々介在する複数の第1薄膜トランジスタを有し、該複数の第1薄膜トランジスタが夫々オンされることで、前記画像信号をサンプリングした後に前記複数のデータ線に夫々供給するサンプリング回路と、前記複数のデータ線と所定電圧値のプリチャージ信号が供給されるプリチャージ信号線との間に夫々介在する複数の第2薄膜トランジスタを有し、該複数の第2薄膜トランジスタが夫々オンされることで、前記複数のデータ線に前記プリチャージ信号を前記画像信号に先行して夫々供給するプリチャージ回路とを備えており、前記データ線一本に対する前記第1薄膜トランジスタの電流供給能力A1及び前記第2薄膜トランジスタの電流供給能力A2並びに前記データ線一本に対して前記第1薄膜トランジスタがオンされる時間ΔT1及び前記第2薄膜トランジスタがオンされる時間ΔT2との間に、(ΔT1/ΔT2)×A1≦A2なる関係が成立するように前記第1及び第2薄膜トランジスタが夫々構成されていることを特徴とする液晶装置。
IPC (4件):
G02F 1/136 500 ,  G02F 1/133 550 ,  G09G 3/36 ,  H01L 29/786
FI (4件):
G02F 1/136 500 ,  G02F 1/133 550 ,  G09G 3/36 ,  H01L 29/78 612 B
引用特許:
審査官引用 (2件)

前のページに戻る