特許
J-GLOBAL ID:200903006633987975

D/Aコンバータ回路

発明者:
出願人/特許権者:
代理人 (1件): 伊丹 勝
公報種別:公開公報
出願番号(国際出願番号):特願平6-054513
公開番号(公開出願番号):特開平7-240690
出願日: 1994年02月28日
公開日(公表日): 1995年09月12日
要約:
【要約】【目的】 チップ面積の増大をもたらすことなく、優れた出力電流特性が得られるようにしたD/Aコンバータ回路を提供する。【構成】 複数の電流源PMOSトランジスタQ21はソースがVDDライン13に接続され、これらの1個ないし複数個の電流源PMOSトランジスタQ21に対してこれに隣接して、ダイオード接続による定電圧を各電流源PMOSトランジスタQ21のゲート・ソース間電圧として与える複数の基準電圧源用PMOSトランジスタQ23が配置される。スイッチング用PMOSトランジスタQ22は各電流源PMOSトランジスタQ21に直列接続されてディジタルデータの各ビットデータによりオン,オフされ、電流を出力端子に導く。各ビットデータINはCMOSインバータ11を介してスイッチングMOSトランジスタQ22を駆動する。
請求項(抜粋):
電源ラインにソースが接続された複数の電流源PMOSトランジスタと、これらの1個ないし複数個の電流源PMOSトランジスタに対してこれに隣接して配置されて電源変動の影響を受けない基準電圧を各電流源PMOSトランジスタのゲート・ソース間電圧として与える複数の基準電圧源と、前記各電流源PMOSトランジスタに直列接続されてディジタルデータの各ビットデータによりオン,オフされ、電流を出力端子に導く複数のスイッチング用PMOSトランジスタと、前記各ビットデータがそれぞれ共通ゲートに入力され、出力端子が前記スイッチング用PMOSトランジスタのゲートに接続された複数のCMOSインバータとを備えたことを特徴とするD/Aコンバータ回路。
IPC (2件):
H03M 1/74 ,  H03K 17/693
引用特許:
審査官引用 (2件)

前のページに戻る