特許
J-GLOBAL ID:200903007040631720

エンディアン変換方法

発明者:
出願人/特許権者:
代理人 (1件): 田中 大輔
公報種別:公表公報
出願番号(国際出願番号):特願2000-576352
公開番号(公開出願番号):特表2002-527813
出願日: 1999年10月11日
公開日(公表日): 2002年08月27日
要約:
【要約】第2のエンディアン・タイプのプロセッサ上で第1のエンディアン・タイプのプロセッサをエミュレートするための方法であって、ストリング長Lの各メモリ・アクセス・アドレスBがアドレスA-B-L+Sに変形され、Aが1つのプログラムに割り振られるバイトの総数であり、Sがそのプログラムの開始アドレスである方法。
請求項(抜粋):
ワード内のバイトの重要度に順序付けするための第1の規則を遵守する第1のタイプのプロセッサを、ワード内のバイトの重要度に順序付けするための第2の規則を遵守する第2のタイプのプロセッサ上でエミュレートするための方法であって、 第1の規則によるバイト順序が遵守される命令の結果として第2のタイプのプロセッサによってアドレス指定されるメモリ内に記憶されたバイトが、そのメモリが前記命令に応答して第1のタイプのプロセッサによってアドレス指定された場合に結果として得られることになるバイトの分散パターンのミラー・イメージであるパターン状に分散されるようにメモリ・アクセス・アドレスが変形されることを特徴とするエンディアン変換方法。
IPC (3件):
G06F 9/455 ,  G06F 5/00 ,  G06F 12/04 510
FI (3件):
G06F 5/00 N ,  G06F 12/04 510 G ,  G06F 9/44 310 A
Fターム (1件):
5B060DA09
引用特許:
審査官引用 (3件)

前のページに戻る