特許
J-GLOBAL ID:200903008324434379

PLL回路

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平6-285576
公開番号(公開出願番号):特開平8-149000
出願日: 1994年11月18日
公開日(公表日): 1996年06月07日
要約:
【要約】【目的】 複数のVCOを切換える方式の広帯域用PLL回路において、VCOのロックが外れる前に他のVCOに切換えてロック外れのないようにする。【構成】 位相比較器2で端子1よりの外部信号とN/Mカウンタ8よりの比較信号の位相を比較し、位相差の信号をLPF3に入力し、不要周波数成分を濾波する。LPFよりの信号をスイッチ4を介してVCO5bに印加し、信号電圧に応じた周波数のクロックを発振し、スイッチ6を介して端子7より出力し、同時にN/Mカウンタに入力して逓倍/分周し、前記位相比較器に帰還する。LPFよりの信号を電圧比較器9、10に印加し、電圧比較器9でロックの外れない下限電圧E1と、電圧比較器10で上限電圧E2とそれぞれ比較しそれぞれ信号S1、S2を出力しCPUに入力する。CPUはこれらの信号に基づいて、制御電圧が下限電圧若しくは上限電圧になった場合、VCO5aあるいは5cに切換える。
請求項(抜粋):
外部よりの基準信号および内部の比較信号の位相を比較し位相差の信号を出力する位相比較器と、位相比較器よりの信号を入力し不要周波数成分を濾波する低域フィルタと、複数設けられ前記低域フィルタよりの信号の電圧に対応する周波数のクロックをそれぞれ発振する電圧制御発振回路と、複数の電圧制御発振回路を切換えるスイッチと、電圧制御発振回路よりのクロックを分周し前記位相比較器に入力する分周器と、前記低域フィルタよりの信号を第1基準電圧と比較し第1基準電圧より低い場合にHレベルの信号を出力する第1電圧比較器と、前記低域フィルタよりの信号を第2基準電圧と比較し第2基準電圧より高い場合にHレベルの信号を出力する第2電圧比較器と、第1電圧比較器よりの信号および第2電圧比較器よりの信号に基づいて演算し、演算による信号にて前記スイッチを切換えるCPUとから構成したPLL回路。
IPC (4件):
H03L 7/10 ,  H03L 7/18 ,  H04N 5/06 ,  H04N 5/12
FI (2件):
H03L 7/10 Z ,  H03L 7/18 E
引用特許:
審査官引用 (9件)
  • 特開昭58-043632
  • 特開昭60-012827
  • 特開平4-247717
全件表示

前のページに戻る