特許
J-GLOBAL ID:200903008376454882

集積回路検証用の高精度タイミングモデル

発明者:
出願人/特許権者:
代理人 (1件): 齋藤 和則
公報種別:公表公報
出願番号(国際出願番号):特願2001-585090
公開番号(公開出願番号):特表2004-501438
出願日: 2001年05月11日
公開日(公表日): 2004年01月15日
要約:
可変電流源モデルが、集積回路に実装された回路の設計用のタイミング遅延を正確に決定する。集積回路の設計が抵抗容量(RC)ネットワークを特定する。RCネットワークは駆動点と受信点を連結し、前記設計で特定される回路が駆動点でRCネットワークを駆動する。可変電流源モデルは、RCネットワークおよび前記回路の回路特性づけモデルに基づいて駆動点における回路用の駆動電流を決定する。駆動点の駆動電流でRCネットワークのドライブをシミュレートすることにより駆動点と受信点の間のタイミング遅延を決定する。
請求項(抜粋):
駆動点と受信点の間の抵抗容量(RC)ネットワークを決定し、前記回路は前記駆動点で前記RCネットワークを駆動し; 前記回路用の回路特性づけモデルを格納し、前記回路特性づけモデルは前記駆動点における入力信号スルーレート、負荷キャパシタンス、電流および前記回路用の前記駆動点における電圧の関係を表し; 前記回路特性づけモデルに基づいて前記駆動点における前記回路用の複数の実効駆動電流を決定し; 前記実効駆動電流からタイミング遅延パラメータを決定する段階を含む集積回路中の回路のためのタイミング遅延を決定するコンピュータ実施方法。
IPC (1件):
G06F17/50
FI (5件):
G06F17/50 668M ,  G06F17/50 662G ,  G06F17/50 666V ,  G06F17/50 666Z ,  G06F17/50 668G
Fターム (2件):
5B046AA08 ,  5B046JA05
引用特許:
出願人引用 (2件) 審査官引用 (2件)

前のページに戻る