特許
J-GLOBAL ID:200903008699887338

LVDS回路

発明者:
出願人/特許権者:
代理人 (2件): 青山 葆 ,  河宮 治
公報種別:公開公報
出願番号(国際出願番号):特願2003-077092
公開番号(公開出願番号):特開2004-289354
出願日: 2003年03月20日
公開日(公表日): 2004年10月14日
要約:
【課題】LVDS回路が作成されてから、波形品質の仕様を満たす最適な出力スルーレートを選択できるLVDS回路を得る。【解決手段】ドライバ回路2のインバータ13及び15において、トリミングパッドPA1〜PAm及びPB1〜PBnを選択的にトリミングして切断することにより、NMOSトランジスタQB1にPMOSトランジスタQA1〜QAmを選択的に接続すると共にNMOSトランジスタQD1にPMOSトランジスタQC1〜QCnを選択的に接続する、又はPMOSトランジスタQA1にNMOSトランジスタQB1〜QBmを選択的に接続すると共にPMOSトランジスタQC1にNMOSトランジスタQD1〜QDnを選択的に接続するようにした。【選択図】 図1
請求項(抜粋):
入力されたディジタル信号に応じた差動信号をなす電流を一対の出力端から出力するドライバ回路と、該ドライバ回路から出力される電流の電流値を制御するバイアス電流を該ドライバ回路に供給するバイアス回路と、前記ドライバ回路の各出力端から出力された電流をそれぞれ電圧に変換して出力する電流-電圧変換回路と、該電流-電圧変換回路から出力された各電圧の電圧値を比較し、該比較結果を示す信号を出力するレシーバ回路とを備えるLVDS回路において、 前記ドライバ回路は、 入力された制御信号に応じて対応する前記出力端に電流を流す第1及び第2の各出力トランジスタと、 入力された前記ディジタル信号に応じて該第1の出力トランジスタの駆動制御を行う第1の駆動回路と、 入力された前記ディジタル信号に応じて前記第2の出力トランジスタの駆動制御を行う第2の駆動回路と、 を備え、 前記第1及び第2の各駆動回路は、対応する第1及び第2の各出力トランジスタに対する駆動能力を所望の値に調整する機能をそれぞれ有することを特徴とするLVDS回路。
IPC (3件):
H04L25/02 ,  H03F3/45 ,  H03K19/0175
FI (5件):
H04L25/02 V ,  H04L25/02 R ,  H04L25/02 S ,  H03F3/45 A ,  H03K19/00 101F
Fターム (36件):
5J056AA04 ,  5J056BB12 ,  5J056BB21 ,  5J056CC01 ,  5J056DD29 ,  5J056DD54 ,  5J056DD60 ,  5J056FF08 ,  5J056GG02 ,  5J500AA01 ,  5J500AA12 ,  5J500AC00 ,  5J500AC98 ,  5J500AF00 ,  5J500AH10 ,  5J500AH17 ,  5J500AH25 ,  5J500AK00 ,  5J500AK02 ,  5J500AK04 ,  5J500AK09 ,  5J500AK11 ,  5J500AK12 ,  5J500AK27 ,  5J500AK33 ,  5J500AT06 ,  5J500DM03 ,  5J500DN22 ,  5J500DN24 ,  5J500DP02 ,  5K029AA03 ,  5K029AA20 ,  5K029DD04 ,  5K029DD12 ,  5K029GG07 ,  5K029HH01
引用特許:
審査官引用 (8件)
全件表示

前のページに戻る