特許
J-GLOBAL ID:200903008888160066

位相同期ループ回路

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平5-193788
公開番号(公開出願番号):特開平7-050579
出願日: 1993年08月05日
公開日(公表日): 1995年02月21日
要約:
【要約】【目的】高速位相合せを可能にする位相同期ループ回路を提供する。【構成】チャネル(周波数)毎に位相合せが完了した状態のVCO2の制御電圧をA/D変換器6で変換した後メモリ装置7で保持し、チャネルを切換えた際、前回そのチャネル使用時に保持していたデータをD/A変換器8で変換し、LPF10、VCO2へ動作初期値として与える。これに加えて基準発振器1と可変分周回路3の初期位相を合せる。初期位相合せが完了の後、D/A変換器8を切り離し閉ループを形成する。これにより高速な位相合せを行うことができる。
請求項(抜粋):
基準発振器と、電圧制御発振器と、この電圧制御発振器の出力周波数を任意の整数比で分周する可変分周回路と、前記基準発振器の出力信号と前記可変分周回路の出力信号との位相差を比較する位相比較器と、チャネル(周波数)に対応した前記電圧制御発振器の制御電圧値をデジタル値で保持する第1のメモリー装置と、前記電圧制御発振器の制御電圧をデジタル値に変換するアナログ-デジタル変換器と、このアナログ-デジタル変換器から出力されるデジタル値を保持する第2のメモリー装置と、前記第1のメモリー装置または前記第2のメモリー装置から読み出されるデジタル値をアナログ値に変換するデジタル-アナログ変換器と、前記位相比較器の出力と前記デジタル-アナログ変換器の出力とを入力とし、いずれか一方を出力する第1のスイッチング回路と、この第1のスイッチング回路の出力を入力とする低域通過フィルターと、この低域通過フィルターの出力と前記デジタル-アナログ変換器の出力とを入力とし、いずれか一方を前記電圧制御発振器の制御電圧として出力する第2のスイッチング回路と、前記基準発振器の出力信号の位相検出の制御、前記可変分周回路への分周動作のリセット信号および分周比指定信号の出力の制御、前記アナログ-デジタル変換器および前記デジタル-アナログ変換器への制御信号の出力制御、前記第1のメモリー装置へのデータ読み出し信号の出力制御、前記第2のメモリー装置へのデータ読み出しおよび書き込み信号の出力制御ならびに前記第1のスイッチング回路および第2のスイッチング回路へのスイッチング(接続切換え)信号の出力制御を行なう制御回路とを備えることを特徴とする位相同期ループ回路。
引用特許:
審査官引用 (3件)
  • 特開平4-063022
  • 特開平4-345319
  • 周波数シンセサイザ
    公報種別:公開公報   出願番号:特願平3-207346   出願人:富士通株式会社

前のページに戻る