特許
J-GLOBAL ID:200903009475674343

ディスプレイパネル駆動回路

発明者:
出願人/特許権者:
代理人 (1件): 森 哲也 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願2002-077126
公開番号(公開出願番号):特開2003-271097
出願日: 2002年03月19日
公開日(公表日): 2003年09月25日
要約:
【要約】【課題】 複数のDAC部と、これらDAC部にバイアス信号を与える単一のバイアス部とを含み、複数のDAC部から導出される複数の出力電流を画素に与えてディスプレイパネルを駆動するディスプレイパネル駆動回路において、ICチップ内の傾向を持つ出力電流ばらつきを低減する。【解決手段】 スイッチ群SW1〜SW4が順次オン状態になるように制御して、複数のDAC部d1〜d20と導出される複数の出力電流との対応関係を時分割に切替える。スイッチ群SW1〜SW4には、DAC部d1〜d20それぞれに対応してそれぞれ設けられた複数のスイッチs11〜s44を含み、これらスイッチを順次切替える。【効果】 対応関係を時分割で順次切替えることにより、ICチップ内の傾向を持つ出力電流ばらつきを低減でき、かつ、ランダムに発生する電流ばらつきも小さくすることができる。
請求項(抜粋):
複数のデジタルアナログ変換部と、前記デジタルアナログ変換部にバイアス信号を与える単一のバイアス部とを含み、前記複数のデジタルアナログ変換部から導出される複数の出力電流を画素に与えてディスプレイパネルを駆動するディスプレイパネル駆動回路であって、前記複数のデジタルアナログ変換部と導出される前記複数の出力電流との対応関係を時分割に切替える切替手段を含むことを特徴とするディスプレイパネル駆動回路。
IPC (7件):
G09G 3/30 ,  G09G 3/20 611 ,  G09G 3/20 612 ,  G09G 3/20 623 ,  G09G 3/20 ,  G09G 3/20 641 ,  G09G 3/20 642
FI (8件):
G09G 3/30 J ,  G09G 3/20 611 H ,  G09G 3/20 612 F ,  G09G 3/20 623 D ,  G09G 3/20 623 F ,  G09G 3/20 623 V ,  G09G 3/20 641 D ,  G09G 3/20 642 A
Fターム (14件):
5C080AA06 ,  5C080BB06 ,  5C080DD05 ,  5C080DD25 ,  5C080EE17 ,  5C080EE29 ,  5C080FF03 ,  5C080FF12 ,  5C080GG08 ,  5C080HH09 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04 ,  5C080JJ05
引用特許:
審査官引用 (11件)
全件表示

前のページに戻る