特許
J-GLOBAL ID:200903009680032079
メモリ管理装置
発明者:
,
,
,
,
,
,
,
,
,
出願人/特許権者:
代理人 (1件):
大塚 康徳 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平6-327008
公開番号(公開出願番号):特開平8-185354
出願日: 1994年12月28日
公開日(公表日): 1996年07月16日
要約:
【要約】【目的】フラッシュROMの内容を書き換えるための特別なメモリが不要で、しかも、書換中でもフラッシュROMの内容にアクセスする。【構成】アドレスセレクタ104は、チップセレクト信号112,113を、フラッシュROM105,RAM106に対してそれぞれ出力する。CPU103がアドレスを出力すると、それは一旦アドレスセレクタ104に入力され、チップセレクト信号と、アドレスバスとから出力され、所望のロケーションにアクセスする。フラッシュROM105を書き換える場合、その内容を一旦RAM105に転送する。その後、アドレスセレクタ104を制御して、アドレスをデコードして得られるチップセレクト信号112と113とを入れ変え、RAM105をあたかもフラッシュROMであるかのように割り付ける。その後、フラッシュROMの書換えを行う。こうすることで、フラッシュROM105に格納されたデータやプログラムを、その書換中であってもアクセスすることができる。
請求項(抜粋):
書き換え可能な不揮発性メモリを有するメモリ管理装置であって、前記不揮発性メモリを含む複数の独立した管理単位を有する記憶手段と、プログラムを含む前記不揮発性メモリの内容を他の所定の管理単位に複写する複写手段と、前記管理単位ごとにアドレスの割り付けを変更する変更手段と、前記所定の管理単位に複写されたプログラムを実行する実行手段と、を備えることを特徴とするメモリ管理装置。
IPC (2件):
G06F 12/06 525
, G11C 16/06
引用特許:
審査官引用 (11件)
-
特開平3-269633
-
特開昭63-078253
-
特開平3-092949
-
特開昭60-254344
-
特開昭63-317827
-
特開平3-269633
-
特開昭63-078253
-
特開平3-092949
-
特開昭60-254344
-
特開昭63-317827
-
メモリのプログラミング装置
公報種別:公開公報
出願番号:特願平4-353041
出願人:ブラザー工業株式会社
全件表示
前のページに戻る