特許
J-GLOBAL ID:200903009705325262

再構成論理回路装置および回路切替制御方法

発明者:
出願人/特許権者:
代理人 (3件): 大野 聖二 ,  森田 耕司 ,  鈴木 守
公報種別:公開公報
出願番号(国際出願番号):特願2008-017938
公開番号(公開出願番号):特開2009-182438
出願日: 2008年01月29日
公開日(公表日): 2009年08月13日
要約:
【課題】 回路の切替を適切に行うことのできる再構成論理回路装置を提供する。 【解決手段】 再構成論理回路装置10は、再構成論理回路13と回路情報制御部12と回路切替制御部18を備える。再構成論理回路13は、回路情報が書き込まれるコンフィギュレーションメモリ15と、書き込まれた回路情報に応じた回路を構成可能なプログラマブル素子16とを備える。回路情報制御部12は、回路情報保持部11に保持された複数の回路情報から一の回路情報を選択して、コンフィギュレーションメモリ15に書き込む制御を行なう。回路切替制御部18は、プログラマブル素子16の回路の処理状態または処理結果に基づいて、回路情報制御部12によって選択される回路情報を切り替える制御を行う。【選択図】 図1
請求項(抜粋):
回路情報が書き込まれるコンフィギュレーションメモリと、書き込まれた前記回路情報に応じた回路を構成可能なプログラマブル素子とを備えた再構成論理回路と、 回路情報保持部に保持された複数の回路情報から一の回路情報を選択して、前記コンフィギュレーションメモリに書き込む制御を行なう回路情報制御部と、 前記プログラマブル素子の回路の処理状態または処理結果に基づいて、前記回路情報制御部によって選択される回路情報を切り替える制御を行う回路切替制御部と、 を備えたことを特徴とする再構成論理回路装置。
IPC (1件):
H03K 19/173
FI (1件):
H03K19/173 101
Fターム (4件):
5J042BA01 ,  5J042CA00 ,  5J042CA20 ,  5J042DA04
引用特許:
出願人引用 (1件)

前のページに戻る