特許
J-GLOBAL ID:200903012755322222

半導体装置、データ記憶メディア、データ記録装置、データ読出装置、および半導体装置の製造方法

発明者:
出願人/特許権者:
代理人 (1件): 須山 佐一
公報種別:公開公報
出願番号(国際出願番号):特願平10-351650
公開番号(公開出願番号):特開2000-172821
出願日: 1998年12月10日
公開日(公表日): 2000年06月23日
要約:
【要約】【課題】 ディジタルデータの不正コピーの防止、システムセキュリティーの向上に適したデータ記録メディアを提供する。【解決手段】 Vppを入力する接続端子111とワード線Wiとの間にそれぞれトランジスタ112を介挿し、このトランジスタの導通状態を、制御端子113の入力によって制御することで第2のメモリセルアレイ122にライトプロテクトをかける。この端子113はデータ記録メディアの外部接続端子とは電気的に独立に、モジュール内部に孤立するように配設することにより、このワード線Wiと接続された第2のメモリセルアレイは、読取り専用領域となる。
請求項(抜粋):
第1のメモリセルと第2のメモリセルを有し、前記第1のメモリセルへのデータの書込みを制御する配線と接続された第1の接続端子と、前記第2のメモリセルへの前記データの書込みまたは消去を制御する配線と接続された第2の接続端子とを有する半導体素子と、前記第1の接続端子と接続され、前記第2の接続端子とは電気的に独立に配設された外部接続端子と、前記半導体素子が内部に封止され、かつ前記外部接続端子が外部に導出されるように前記半導体素子と前記外部接続端子とを保持する手段と、を具備したことを特徴とする半導体装置。
IPC (2件):
G06K 19/10 ,  B42D 15/10
FI (2件):
G06K 19/00 R ,  B42D 15/10
Fターム (24件):
2C005MA01 ,  2C005MA10 ,  2C005MA18 ,  2C005MA26 ,  2C005MB08 ,  2C005NB08 ,  2C005NB11 ,  2C005NB34 ,  2C005RA07 ,  2C005SA02 ,  2C005SA12 ,  2C005SA14 ,  2C005SA15 ,  2C005SA22 ,  2C005SA25 ,  2C005TA13 ,  5B035AA11 ,  5B035AA13 ,  5B035BA02 ,  5B035BC00 ,  5B035CA01 ,  5B035CA08 ,  5B035CA29 ,  5B035CA38
引用特許:
審査官引用 (3件)
  • メモリカード
    公報種別:公開公報   出願番号:特願平4-235275   出願人:インテリゲント・ゾリュチオン・ゼルビシス・ゲゼルシャフト・ミト・ベシュレンクテル・ハフツング
  • 半導体集積回路
    公報種別:公開公報   出願番号:特願平7-208884   出願人:日本電気株式会社
  • ICカード
    公報種別:公開公報   出願番号:特願平5-064244   出願人:三菱電機株式会社

前のページに戻る