特許
J-GLOBAL ID:200903014587374400
スイッチトキャパシタ回路
発明者:
,
出願人/特許権者:
代理人 (1件):
谷 義一
公報種別:公開公報
出願番号(国際出願番号):特願2004-280380
公開番号(公開出願番号):特開2006-092483
出願日: 2004年09月27日
公開日(公表日): 2006年04月06日
要約:
【課題】 サンプリングキャパシタの充電時又は放電時の電荷の移動に伴う電源電圧の変動や不要輻射の発生を良好に低減し、また、正確なサンプリング動作をすること。【解決手段】 サンプリングキャパシタの充電タイミング制御用トランジスタスイッチと充電速度制御用トランジスタスイッチとを直列に接続したときは、充電速度制御用トランジスタのオフ状態から完全オン状態に変化する遷移時間を、充電タイミング制御用トランジスタスイッチのオフ状態から完全オン状態に変化する遷移時間より長くし、一方、サンプリングキャパシタの放電タイミング制御用トランジスタスイッチと放電速度制御用トランジスタスイッチとを直列に接続したときは、放充電速度制御用トランジスタのオフ状態から完全オン状態に変化する遷移時間を、放電タイミング制御用トランジスタスイッチのオフ状態から完全オン状態に変化する遷移時間より長くする。【選択図】 図1
請求項(抜粋):
電荷を充放電するサンプリングキャパシタと、
前記サンプリングキャパシタの両端子間に接続された、2個の充電タイミング制御用トランジスタスイッチと、
前記サンプリングキャパシタの両端子間に接続された、2個の放電タイミング制御用トランジスタスイッチと、
第1期間において前記サンプリングキャパシタを所望の電圧に充電するために、前記充電タイミング制御用トランジスタスイッチの駆動タイミングを制御する手段と、
第2期間において前記サンプリングキャパシタに蓄えられた電荷を放電するために、前記放電タイミング制御用トランジスタスイッチの駆動タイミングを制御する手段と、
前記充電タイミング制御用トランジスタスイッチの一方の端子、又は、前記放電タイミング制御用トランジスタスイッチの一方の端子に、直列接続された充放電速度制御用トランジスタスイッチと、
ここで、該充放電速度制御用トランジスタスイッチは、充電速度制御用トランジスタスイッチ、又は、放電速度制御用トランジスタスイッチによって構成され、
前記充放電速度制御用トランジスタスイッチの入力制御端子に接続され、該入力制御端子に入力される信号を制御する充放電速度制御手段と
を具えたことを特徴とするスイッチトキャパシタ回路。
IPC (1件):
FI (1件):
Fターム (9件):
5J022AA01
, 5J022BA01
, 5J022CA07
, 5J022CE01
, 5J022CF02
, 5J022CF07
, 5J064AA01
, 5J064BC13
, 5J064BD01
引用特許:
前のページに戻る