特許
J-GLOBAL ID:200903014691636891

画像表示装置および半導体装置

発明者:
出願人/特許権者:
代理人 (2件): 吉竹 英俊 ,  有田 貴弘
公報種別:公開公報
出願番号(国際出願番号):特願2007-118262
公開番号(公開出願番号):特開2008-276849
出願日: 2007年04月27日
公開日(公表日): 2008年11月13日
要約:
【課題】シフトレジスタ回路の回路規模や回路面積の増大、および動作マージンの低下を招くことなく、双方向スキャンを実現する画像表示装置と、当該画像表示装置の走査線の駆動回路に使用される半導体装置を提供する。【解決手段】シフトレジスタ回路1および2によって、走査線が駆動される画素アレイ3と、画素アレイ3を構成する画素トランジスタ4に画像データを書き込むソースドライバ5と、シフトレジスタ回路1および2に電源電圧を供給する電源回路6と、垂直同期信号、水平同期信号、画像データおよびドットクロック等に基づいて、ソースドライバ5やシフトレジスタ回路1および2に必要なタイミングを生成するタイミング生成回路7と、スキャン方向切り替え信号(DIR)の論理に基づいてシフトレジスタ回路1および2の切り替えを制御する、制御信号切り替え回路8とを備えている。【選択図】図1
請求項(抜粋):
縦列接続された複数の単位シフトレジスタを有する第1のおよび第2のシフトレジスタ回路を備え、 前記第1シフトレジスタ回路の前記複数の単位シフトレジスタの出力ノードのそれぞれが、前記第2のシフトレジスタ回路の前記複数の単位シフトレジスタの出力ノードに1対1で接続され、 前記第1および第2のシフトレジスタ回路は、 一方がシフト動作を行っている場合は、他方は電源電圧を基準電圧に固定して非動作状態に制御されるとともに、前記複数の単位シフトレジスタのそれぞれの出力トランジスタのゲートノードを前記基準電圧に固定するように制御される、半導体装置。
IPC (5件):
G11C 19/00 ,  G09G 3/20 ,  G09G 3/36 ,  G02F 1/133 ,  G11C 19/28
FI (9件):
G11C19/00 C ,  G09G3/20 622E ,  G09G3/20 670J ,  G09G3/20 670E ,  G09G3/36 ,  G02F1/133 550 ,  G11C19/00 J ,  G11C19/00 G ,  G11C19/28 D
Fターム (38件):
2H093NA16 ,  2H093NA80 ,  2H093NC22 ,  2H093NC34 ,  2H093NC35 ,  2H093ND49 ,  5C006AF22 ,  5C006AF42 ,  5C006AF51 ,  5C006AF68 ,  5C006AF72 ,  5C006BB16 ,  5C006BC03 ,  5C006BC20 ,  5C006BC22 ,  5C006BC24 ,  5C006BF03 ,  5C006BF24 ,  5C006BF27 ,  5C006BF28 ,  5C006BF34 ,  5C006BF37 ,  5C006BF42 ,  5C006BF46 ,  5C006EB05 ,  5C006FA33 ,  5C006FA41 ,  5C080AA10 ,  5C080BB05 ,  5C080DD09 ,  5C080DD25 ,  5C080DD29 ,  5C080EE26 ,  5C080FF11 ,  5C080FF13 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04
引用特許:
出願人引用 (2件)

前のページに戻る