特許
J-GLOBAL ID:200903014865344801
ホスト装置
発明者:
出願人/特許権者:
代理人 (2件):
荒船 博司
, 荒船 良男
公報種別:公開公報
出願番号(国際出願番号):特願2008-073711
公開番号(公開出願番号):特開2009-232062
出願日: 2008年03月21日
公開日(公表日): 2009年10月08日
要約:
【課題】ホスト装置から宛先ホスト装置にスケジュールドパケットを送信する際、当該スケジュールドパケットの損失を防ぐこと。【解決手段】パケットの送信タイミングがスケジュールされたスケジュールドパケットの送信先であるホスト装置40と通信を行う通信部23を備えたホスト装置10において、情報を記憶する記憶部22と、通信部23を介してスケジュールドパケットをホスト装置40へ送信する以前に、ホスト装置40までの通信経路においてスケジュールドパケットの搬送可能なサイズを示すパスMTU値を探索し、当該探索されたパスMTU値を記憶部22に記憶させ、当該記憶されたパスMTU値に基づいて、通信部23を介してスケジュールドパケットをホスト装置40に送信するCPU21と、を備える。【選択図】図1
請求項(抜粋):
パケットの送信タイミングがスケジュールされたスケジュールドパケットの送信先である宛先ホスト装置と通信を行う通信手段を備えたホスト装置において、
情報を記憶する記憶手段と、
前記通信手段を介して前記スケジュールドパケットを前記宛先ホスト装置へ送信する以前に、前記宛先ホスト装置までの通信経路において前記スケジュールドパケットの搬送可能なサイズを示すパスMTU値を探索し、当該探索されたパスMTU値を前記記憶手段に記憶させ、当該記憶されたパスMTU値に基づいて、前記通信手段を介して前記スケジュールドパケットを前記宛先ホスト装置に送信する制御手段と、
を備えるホスト装置。
IPC (1件):
FI (1件):
Fターム (7件):
5K030GA03
, 5K030HD03
, 5K030JA05
, 5K030KA03
, 5K030LC01
, 5K030LE14
, 5K030MB11
引用特許:
前のページに戻る