特許
J-GLOBAL ID:200903014900719708

多重ドメイン液晶表示装置用薄膜トランジスタ表示板

発明者:
出願人/特許権者:
代理人 (2件): 小野 由己男 ,  稲積 朋子
公報種別:公開公報
出願番号(国際出願番号):特願2004-000026
公開番号(公開出願番号):特開2004-213011
出願日: 2004年01月05日
公開日(公表日): 2004年07月29日
要約:
【課題】 本発明は、製造工程が単純で、安定した多重ドメインを形成する液晶表示装置を提供することを目的とする。【解決手段】 ゲート線とデータ線が交差して定義する画素領域内に切開部を有する第1及び第2画素電極が形成されており、これら二つの画素電極の切開部と重複する方位制御電極が形成されている。方位制御電極はゲート線及びデータ線と連結されている薄膜トランジスタと連結されており、方位制御電極と第1画素電極との間で形成される静電容量より方位制御電極と第2画素電極の間で形成される静電容量の大きさが所定値大きくなるようにこれらの重畳面積を調節する。このようにすれば、ドメインの安定性が向上され、一つの画素領域内に互いに異なる電圧が印加される二つの画素電極を形成することで、側面視認性を向上させることができる。【選択図】 図1
請求項(抜粋):
絶縁基板、 前記絶縁基板上に形成されている第1配線、 前記絶縁基板上に形成され、前記第1配線と絶縁されて交差している第2配線、 前記第1配線と前記第2配線が交差して定義する画素領域ごとに形成されており、切開部によって複数の小部分に分割されている第1及び第2画素電極、 前記第1配線と前記第2配線が交差して定義される画素領域ごとに形成され、前記第1及び第2画素電極の切開部のうち少なくとも一部と重畳する部分を有する方位制御電極と、 前記方位制御電極、前記第1配線及び前記第2配線に3端子が各々連結されている方位制御電極用薄膜トランジスタ、を含む薄膜トランジスタ表示板。
IPC (2件):
G02F1/1343 ,  G02F1/1368
FI (2件):
G02F1/1343 ,  G02F1/1368
Fターム (9件):
2H092GA13 ,  2H092JA26 ,  2H092JB05 ,  2H092JB06 ,  2H092JB41 ,  2H092JB69 ,  2H092NA01 ,  2H092NA27 ,  2H092QA09
引用特許:
出願人引用 (6件)
全件表示
審査官引用 (6件)
全件表示

前のページに戻る