特許
J-GLOBAL ID:200903015463730329
1チップマイクロコンピュータ及びそれを用いたICカード
発明者:
出願人/特許権者:
代理人 (1件):
佐野 静夫
公報種別:公開公報
出願番号(国際出願番号):特願2001-190206
公開番号(公開出願番号):特開2003-006047
出願日: 2001年06月22日
公開日(公表日): 2003年01月10日
要約:
【要約】【課題】 アクセス違反が発生するアドレスを容易に検出することができる1チップマイクロコンピュータを提供する。【解決手段】 プログラムを格納する不揮発性メモリ5と、不揮発性メモリ5に格納されたプログラムを実行するCPU1と、不揮発性メモリ5へのアクセスを許可するアドレス範囲を設定するアクセス許可アドレス範囲設定回路2と、不揮発性メモリ5に対するアクセスを制御するアクセス制御回路3と、CPU1がアクセスするアドレスを監視するとともにアクセス許可アドレス範囲設定回路2から出力されるアクセス違反信号が検出されたときのアドレスの値を保持するアドレス格納回路4と、を備える1チップマイクロコンピュータ。
請求項(抜粋):
プログラムを格納する記憶手段と、該記憶手段に格納されたプログラムを実行する演算処理装置と、前記記憶手段へのアクセスを許可するアドレス範囲を設定するアクセス許可アドレス範囲設定手段と、該アクセス許可アドレス範囲設定手段によって設定されたアドレス範囲以外にアクセスされたときにアクセス違反検出信号を出力するアクセス違反検出手段と、前記演算処理装置がアクセスするアドレスを監視するとともに前記アクセス違反信号が検出されたときのアドレスの値を保持するアドレス格納手段と、を備えることを特徴とする1チップマイクロコンピュータ。
IPC (4件):
G06F 12/14 310
, B42D 15/10 521
, G06F 15/78 510
, G06K 19/07
FI (4件):
G06F 12/14 310 H
, B42D 15/10 521
, G06F 15/78 510 K
, G06K 19/00 N
Fターム (10件):
2C005SA21
, 2C005SA25
, 5B017AA01
, 5B017BA01
, 5B017CA12
, 5B017CA15
, 5B035BB09
, 5B035CA01
, 5B062CC01
, 5B062JJ06
引用特許:
審査官引用 (6件)
-
特開平4-180142
-
特開平4-180142
-
メモリ保護装置
公報種別:公開公報
出願番号:特願平4-360328
出願人:カシオ計算機株式会社
全件表示
前のページに戻る