特許
J-GLOBAL ID:200903015839272645

プロセッサ・バスによるI/Oトラフィック伝送

発明者:
出願人/特許権者:
代理人 (1件): 坂口 博 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-181573
公開番号(公開出願番号):特開平10-171712
出願日: 1997年07月07日
公開日(公表日): 1998年06月26日
要約:
【要約】 (修正有)【課題】 第2レベル・キャッシュの存在する環境で、外部データ・トラフィックをマルチプロセッサ・コンピュータ・システムに結合する。【解決手段】 I/Oコマンド及びI/Oデータのストリームを、プロセッサ・バスを介して、コンピュータ・システムに結合する技術に関する。プロセッサ・バスの高帯域幅により、I/Oデータの追加の伝送がプロセッサ・バス上の正規のデータ・トラフィックを乱さない。プロセッサ・バスをI/Oデータの伝送のために使用する1つの利点は、第2レベル・キャッシュ・チップのピンがI/Oアダプタの接続のために使用される必要がなく、他の目的のために使用可能になることである。例えば、プロセッサ・バスまたはメモリ・バスの帯域幅が増加されたり、または追加のプロセッサ・バスが収容され得る。
請求項(抜粋):
処理手段と、キャッシュ記憶手段と、前記処理手段と前記キャッシュ記憶手段との間で情報を伝送するプロセッサ・バス手段と、コンピュータ・システムと外部装置との間の入出力(I/O)トラフィックを制御する制御手段と、前記プロセッサ・バス手段を介して、前記キャッシュ記憶手段との間で前記入出力トラフィックを伝送する伝送手段と、を含む、コンピュータ・システム。
IPC (3件):
G06F 12/08 310 ,  G06F 12/08 ,  G06F 13/36 520
FI (3件):
G06F 12/08 310 B ,  G06F 12/08 F ,  G06F 13/36 520 D
引用特許:
審査官引用 (11件)
  • 特表昭57-500175
  • 特表昭57-500175
  • 特開平4-280347
全件表示

前のページに戻る