特許
J-GLOBAL ID:200903016263260502

表示装置の制御回路

発明者:
出願人/特許権者:
代理人 (1件): 芝野 正雅
公報種別:公開公報
出願番号(国際出願番号):特願平11-179937
公開番号(公開出願番号):特開2001-013925
出願日: 1999年06月25日
公開日(公表日): 2001年01月19日
要約:
【要約】【課題】 複数の画素数、複数の駆動方法の表示装置に対応できる汎用性の高い表示装置の制御回路を得る。【解決手段】 映像信号をマルチプレクサ1によって分割制御する画面の領域毎に分割し、それぞれを複数のメモリ部2、3に一時保存する。メモリ部はシリアルに入力される書き込みラインメモリと、それがパラレルに転送される読み出しラインメモリを有し、読み出しラインメモリからはシリアルに出力される。複数のメモリ部の出力をドライバ5で変換し、表示装置がLCDであれば画素電圧として出力する。
請求項(抜粋):
デジタル映像信号が入力され、これに基づいて表示装置の制御を行う制御回路であって、前記デジタル映像信号を所定の規則に従って分割する分割部と、該分割されたデジタル映像信号をそれぞれ記憶する複数のメモリ部と、該メモリ部の出力を変換して、表示装置の制御信号を出力するドライバとを有し、前記メモリ部は、前記分割されたデジタル映像信号がシリアルに入力される所定ワード数の書き込みラインメモリと、該書き込みラインメモリの内容がパラレルに転送される読み出しラインメモリと、該読み出しラインメモリの異なる複数のアドレスにそれぞれ接続された複数の出力端子とを有し、該出力端子の一つからシリアルに出力することを特徴とする表示装置の制御回路。
IPC (4件):
G09G 3/36 ,  G09G 3/20 621 ,  G09G 3/20 650 ,  H04N 5/66 102
FI (4件):
G09G 3/36 ,  G09G 3/20 621 Z ,  G09G 3/20 650 B ,  H04N 5/66 102 B
Fターム (24件):
5C006AA01 ,  5C006AF06 ,  5C006BB14 ,  5C006BB16 ,  5C006BC12 ,  5C006BC16 ,  5C006BF05 ,  5C006BF24 ,  5C006FA08 ,  5C058AA09 ,  5C058BA03 ,  5C058BA20 ,  5C058BA21 ,  5C058BA25 ,  5C058BB12 ,  5C080AA10 ,  5C080BB05 ,  5C080DD21 ,  5C080EE17 ,  5C080FF11 ,  5C080GG07 ,  5C080GG08 ,  5C080JJ02 ,  5C080JJ04
引用特許:
出願人引用 (16件)
全件表示
審査官引用 (14件)
全件表示

前のページに戻る