特許
J-GLOBAL ID:200903016641259194

表示装置

発明者:
出願人/特許権者:
代理人 (1件): 小野寺 洋二
公報種別:公開公報
出願番号(国際出願番号):特願2003-358263
公開番号(公開出願番号):特開2005-121983
出願日: 2003年10月17日
公開日(公表日): 2005年05月12日
要約:
【課題】 本発明は、メモリ一体型の表示装置において、回路構成の簡略化、および消費電力の抑制を課題とする。【解決手段】 本発明は、複数の表示素子がマトリックス状に配置された液晶画素部31と、液晶画素部31に電圧を印加するための水平シフトレジスタ20、デジタル/アナログ変換部22、アンプ24、垂直方向の走査線を選択する走査線駆動部28で構成される表示装置において、表示データを格納するメモリ26をアンプ24と液晶画素部31との間に配置する。【選択図】 図1
請求項(抜粋):
マトリクス状に配置された複数の表示素子と、前記複数の表示素子のデータ線に駆動電圧を与えるためのデータ線駆動手段と、表示データを格納するメモリ手段と、駆動すべき前記表示素子を選択するための走査線駆動手段とを備えた表示装置において、 前記メモリ手段を、前記データ線駆動手段と前記マトリクス状に配置された複数の表示素子との間に配置することを特徴とする表示装置。
IPC (2件):
G09G3/36 ,  G09G3/20
FI (7件):
G09G3/36 ,  G09G3/20 611A ,  G09G3/20 621M ,  G09G3/20 622E ,  G09G3/20 631M ,  G09G3/20 660U ,  G09G3/20 680G
Fターム (44件):
2H093NA16 ,  2H093NA80 ,  2H093NC03 ,  2H093NC09 ,  2H093NC13 ,  2H093NC15 ,  2H093NC16 ,  2H093NC22 ,  2H093NC23 ,  2H093NC26 ,  2H093NC29 ,  2H093NC34 ,  2H093NC35 ,  2H093NC90 ,  2H093ND42 ,  2H093ND50 ,  2H093ND55 ,  5C006AA02 ,  5C006AF02 ,  5C006BB16 ,  5C006BC02 ,  5C006BC03 ,  5C006BC06 ,  5C006BC12 ,  5C006BC16 ,  5C006BC20 ,  5C006BF02 ,  5C006BF03 ,  5C006FA01 ,  5C006FA41 ,  5C006FA47 ,  5C080AA10 ,  5C080BB05 ,  5C080DD26 ,  5C080EE19 ,  5C080EE26 ,  5C080EE32 ,  5C080FF01 ,  5C080FF07 ,  5C080FF11 ,  5C080GG12 ,  5C080GG14 ,  5C080JJ02 ,  5C080JJ04
引用特許:
出願人引用 (1件)
  • 半導体装置
    公報種別:公開公報   出願番号:特願2001-135769   出願人:株式会社半導体エネルギー研究所
審査官引用 (5件)
全件表示

前のページに戻る