特許
J-GLOBAL ID:200903017287601994

シフトレジスタ

発明者:
出願人/特許権者:
代理人 (1件): 吉村 勝博
公報種別:公開公報
出願番号(国際出願番号):特願2006-325407
公開番号(公開出願番号):特開2007-184076
出願日: 2006年12月01日
公開日(公表日): 2007年07月19日
要約:
【課題】ステージ間の配線を複雑にすることなく各ステージをオフできるシフトレジスタを提供する。【解決手段】シフトレジスタの各ステージSAは、イネーブル回路1と、ディスエーブル回路2とを備えている。このディスエーブル回路2は、イネーブル回路1に制御信号が入力されてイネーブル回路1から次の制御信号が出力されるまでの間以外は、シフトレジスタの外部からディスエーブル回路2に高電圧が供給されることにより、イネーブル回路1をオフにするように構成されている。【選択図】図1
請求項(抜粋):
直列に接続された複数のステージからなるシフトレジスタにおいて、 前記複数のステージの各々は、イネーブル回路と、このイネーブル回路に接続されたディスエーブル回路とを備え、 前記イネーブル回路は、制御信号が入力された後にクロック信号が入力されることにより、このクロック信号を次の制御信号として出力するように構成され、 前記ディスエーブル回路は、前記イネーブル回路に前記制御信号が入力されてから前記次の制御信号が出力されるまでの間以外は、前記シフトレジスタの外部から高電圧が供給されることにより前記イネーブル回路をオフにするように構成されたことを特徴とするシフトレジスタ。
IPC (4件):
G11C 19/28 ,  G11C 19/00 ,  G09G 3/36 ,  G09G 3/20
FI (7件):
G11C19/28 D ,  G11C19/00 K ,  G11C19/00 J ,  G09G3/36 ,  G09G3/20 622E ,  G09G3/20 623H ,  G09G3/20 612L
Fターム (16件):
5C006AC21 ,  5C006AC22 ,  5C006AC24 ,  5C006BB16 ,  5C006BC03 ,  5C006BC06 ,  5C006BC11 ,  5C006BF03 ,  5C006FA42 ,  5C080AA10 ,  5C080BB05 ,  5C080DD23 ,  5C080FF11 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04
引用特許:
出願人引用 (4件)
全件表示
審査官引用 (5件)
全件表示

前のページに戻る