特許
J-GLOBAL ID:200903073402331901

シフトレジスタ及びこれを有する表示装置

発明者:
出願人/特許権者:
代理人 (2件): 小野 由己男 ,  稲積 朋子
公報種別:公開公報
出願番号(国際出願番号):特願2004-088168
公開番号(公開出願番号):特開2004-295126
出願日: 2004年03月25日
公開日(公表日): 2004年10月21日
要約:
【課題】 外部のバスライン数を減少させるためのシフトレジスタを提供し、前記シフトレジスタを有する表示装置を提供する。【解決手段】 シフトレジスタは、複数のステージを有し、前記各ステージは前段ステージの出力信号又は制御信号に応答して第1制御信号を生成する第1プルアップ駆動部、第1パワークロック及び前記第1制御信号に応答して現在ステージの出力信号を生成するプルアップ部、前記第1パワークロック及び第2パワークロックに応答して少なくとも一つの第2制御信号を生成する第2プルアップ駆動部、ローレベル端子に連結され後段ステージの出力信号に応答して駆動される第3プルアップ駆動部及び前記第2パワークロックに応答して駆動されるプルダウン部を含む。これにより、第1及び第2パワークロックとスキャン開始信号を提供するバスラインのみを具備してもアモルファス-シリコン薄膜トランジスタで構成されるシフトレジスタを定常的に動作させることができる。【選択図】 図5
請求項(抜粋):
表示装置の複数のゲートラインにゲート信号を順次発生させる複数のステージを含むシフトレジスタにおいて、 前記各ステージは、 前段ステージの出力信号又は制御信号に応答して第1制御信号を発生する第1プルアップ(Pull-Up)駆動部と、 第1パワークロック及び前記第1制御信号に応答して現在(Current)ステージの出力信号を生成するプルアップ(Pull-Up)部と、 前記第1パワークロック及び第2パワークロックに応答して少なくとも一つの第2制御信号を生成する第2プルアップ駆動部と、 ローレベル(Low Level)端子に連結され、次ぎ(Following)ステージの出力信号に応答して駆動する第3プルアップ駆動部と、を含むことを特徴とするシフトレジスタ。
IPC (6件):
G09G3/36 ,  G02F1/133 ,  G02F1/1345 ,  G02F1/1368 ,  G09G3/20 ,  G11C19/00
FI (7件):
G09G3/36 ,  G02F1/133 550 ,  G02F1/1345 ,  G02F1/1368 ,  G09G3/20 622E ,  G09G3/20 623H ,  G11C19/00 J
Fターム (26件):
2H092GA59 ,  2H092JA24 ,  2H092NA15 ,  2H092PA06 ,  2H093NA16 ,  2H093NC22 ,  2H093NC34 ,  2H093ND49 ,  2H093NE07 ,  5C006BB16 ,  5C006BC03 ,  5C006BC11 ,  5C006BC20 ,  5C006BF03 ,  5C006EB04 ,  5C006FA33 ,  5C006FA42 ,  5C080AA10 ,  5C080BB05 ,  5C080DD23 ,  5C080DD28 ,  5C080DD29 ,  5C080FF11 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04
引用特許:
出願人引用 (4件)
全件表示
審査官引用 (4件)
全件表示

前のページに戻る