特許
J-GLOBAL ID:200903017399504967

フラッシュメモリ内蔵マイクロコンピュータ

発明者:
出願人/特許権者:
代理人 (1件): 田澤 博昭 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-292990
公開番号(公開出願番号):特開平11-134317
出願日: 1997年10月24日
公開日(公表日): 1999年05月21日
要約:
【要約】【課題】 フラッシュメモリの書き込み、消去、ベリファイ時に生成される電源の測定は、テスタでの測定が不可のため、電源線にプローブを当てて測定するため、測定に手間を要するとともに正確な測定が困難であった。【解決手段】 第1の電圧伝達手段を介して入力されたアナログ信号をデジタル信号に変換するA/D変換器と、フラッシュメモリに書き換え電圧を供給するフラッシュ電源発生回路とを備え、第2の電圧伝達手段はその書き換え電圧を前記A/D変換器の入力端子側に伝達するものである。
請求項(抜粋):
マイクロコンピュータの入力端子とA/D変換器のアナログ入力端子間に設けた遮断制御可能な第1の電圧伝達手段と、フラッシュメモリ用電源線と前記A/D変換器のアナログ入力端子間に設けた遮断制御可能な第2の電圧伝達手段と、通常動作モードでは前記第1の電圧伝達手段をON、第2の電圧伝達手段をOFFとし、前記フラッシュメモリ用電源線の電圧測定モードでは前記第1の電圧伝達手段をOFF、第2の電圧伝達手段をONとし、前記A/D変換器の変換結果の読み出し制御を行うCPUとを備えたフラッシュメモリ内蔵マイクロコンピュータ。
IPC (3件):
G06F 15/78 510 ,  G06F 15/78 ,  G11C 16/06
FI (3件):
G06F 15/78 510 K ,  G06F 15/78 510 P ,  G11C 17/00 631
引用特許:
出願人引用 (4件)
全件表示
審査官引用 (4件)
全件表示

前のページに戻る