特許
J-GLOBAL ID:200903017761990565
液晶表示器の補償回路
発明者:
,
出願人/特許権者:
代理人 (1件):
稲葉 良幸 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-139820
公開番号(公開出願番号):特開2001-242838
出願日: 2000年05月12日
公開日(公表日): 2001年09月07日
要約:
【要約】 (修正有)【課題】 液晶表示器のパネルに発生するちらつきを取り除く液晶表示器の補償回路を提供する。【解決手段】 液晶表示器の補償回路は、複数のデジタル信号セットを保持する記憶装置11と、この記憶装置からのデジタル信号セットを一時的に保存するバッファ12と、バッファからのデジタル信号セットをアナログ信号セットに変換するデジタル/アナログ変換器13と、複数のユニットから構成されるデータ信号線駆動回路14であり、複数のユニットのそれぞれは、サンプル/ホールド回路ユニット141及び出力回路ユニット142を有し、複数のサンプル/ホールド回路ユニットのそれぞれは前記デジタル/アナログ変換器からのアナログ信号と接地電位とのいずれかを受け、て出力し、前記複数の出力回路ユニットのそれぞれは、対応するサンプル/ホールド回路ユニットの出力信号及び1つの外部信号を加算してから対応した画素に出力する。
請求項(抜粋):
複数のデジタル信号セットが保存される記憶装置であり、前記複数のデジタル信号セットのそれぞれは、液晶表示器の1走査線上の画素アレーに対応し、かつ複数のデジタル信号から構成され、前記複数のデジタル信号のそれぞれは対応する画素アレーの1画素の補償信号として使われる記憶装置と、前記記憶装置に接続され、第1クロックに応じて前記記憶装置からのデジタル信号セットを一時的に保存するバッファと、前記バッファに接続され、第2クロックに応じて前記バッファからのデジタル信号セットをアナログ信号セットに変換するデジタル/アナログ変換器と、前記デジタル/アナログ変換器に接続され、複数のユニットから構成されるデータ信号線駆動回路であり、前記複数のユニットのそれぞれは、サンプル/ホールド回路ユニット及び出力回路ユニットを有し、前記複数のサンプル/ホールド回路ユニットのそれぞれは前記デジタル/アナログ変換器からのアナログ信号セットの1のアナログ信号と接地電位とのいずれを受け、入力信号をサンプル・保持してから出力し、前記複数の出力回路ユニットのそれぞれは、対応するサンプル/ホールド回路ユニットの出力信号及び1の外部信号を受け、2つの入力信号を加算してから対応した画素に出力する、データ信号線駆動回路と、を備える液晶表示器の補償回路。
IPC (4件):
G09G 3/36
, G02F 1/133 505
, G09G 3/20 611
, G09G 3/20 642
FI (4件):
G09G 3/36
, G02F 1/133 505
, G09G 3/20 611 H
, G09G 3/20 642 A
Fターム (32件):
2H093NC13
, 2H093NC23
, 2H093NC28
, 2H093NC34
, 2H093NC59
, 2H093ND10
, 5C006AC02
, 5C006AC21
, 5C006AF46
, 5C006AF52
, 5C006AF64
, 5C006AF82
, 5C006BB16
, 5C006BC03
, 5C006BC06
, 5C006BC13
, 5C006BF11
, 5C006BF25
, 5C006BF49
, 5C006BF50
, 5C006FA23
, 5C006FA43
, 5C006FA52
, 5C080DD06
, 5C080DD22
, 5C080DD27
, 5C080DD30
, 5C080EE28
, 5C080FF09
, 5C080JJ02
, 5C080JJ03
, 5C080JJ04
引用特許:
前のページに戻る