特許
J-GLOBAL ID:200903017987637221

OFDM変調回路およびOFDM復調回路

発明者:
出願人/特許権者:
代理人 (1件): 志賀 正武
公報種別:公開公報
出願番号(国際出願番号):特願平10-224985
公開番号(公開出願番号):特開2000-059329
出願日: 1998年08月07日
公開日(公表日): 2000年02月25日
要約:
【要約】【課題】受信側においてバースト先頭部分で遅延を伴わずに付加情報を得ることができるOFDM変調回路および復調回路を提供する.【解決手段】OFDM変調回路を,差動符号化のスタートシンボル(SS)を記憶するSSメモリ回路10と,スタートシンボルを一定角度シフトさせる位相シフト回路20と,バースト先頭部分においてある特定時間にわたり信号SS1を出力し,信号SS2を一定時間にわたり出力するSS信号切換回路30と,入力信号をOFDMの各サブキャリアに分配するシリアル-パラレル変換,およびバーストの先頭ではSS1とSS2を順に出力し,その後SS2を初期値として以降の入力信号の差動符号化をおこなう,差動符号化機能付きSP変換回路40と,差動符号化された信号を逆高速フーリエ変換するIFFT回路50と,入力信号をパラレル-シリアル変換するPS変換回路60から構成する.
請求項(抜粋):
差動符号化のスタートシンボル(SS)を記憶するスタートシンボル(SS)メモリ回路と,前記SSメモリ回路に接続され,スタートシンボルを一定角度シフトさせる位相シフト回路と,前記SSメモリ回路と前記位相シフト回路に接続され,バースト先頭部分においてある特定時間にわたりSSメモリ回路の出力を前記位相シフト回路により一定角度シフトさせて得られる信号SS1を出力し,引き続き前記SSメモリ回路の出力信号SS2を一定時間にわたり出力するSS信号切換回路と,前記SS信号切換回路に接続され,入力信号をOFDMの各サブキャリアに分配するシリアル-パラレル変換,およびバーストの先頭ではSS1とSS2を順に出力し,その後SS2を初期値として以降の入力信号の差動符号化をおこなう,差動符号化機能付きシリアル-パラレル(SP)変換回路と,前記差動符号化機能付きSP変換回路に接続され,差動符号化された信号を逆高速フーリエ変換する逆高速フーリエ変換(IFFT)回路と,前記IFFT回路に接続され,入力信号をパラレル-シリアル変換するパラレル-シリアル(PS)変換回路とを備えることを特徴とするOFDM変調回路.
IPC (2件):
H04J 11/00 ,  H04L 27/00
FI (2件):
H04J 11/00 Z ,  H04L 27/00 Z
Fターム (10件):
5K004AA01 ,  5K004BA01 ,  5K004BA02 ,  5K022DD13 ,  5K022DD17 ,  5K022DD19 ,  5K022DD22 ,  5K022DD23 ,  5K022DD32 ,  5K022DD33
引用特許:
審査官引用 (1件)

前のページに戻る