特許
J-GLOBAL ID:200903018556687422

不揮発性メモリ

発明者:
出願人/特許権者:
代理人 (1件): 山川 政樹
公報種別:公開公報
出願番号(国際出願番号):特願平6-155527
公開番号(公開出願番号):特開平7-098998
出願日: 1994年06月15日
公開日(公表日): 1995年04月11日
要約:
【要約】【目的】 欠陥部分を含んだ不揮発性メモリからなるメモリ・カードを外部コンピュータでそのメモリへのアドレス指定を変えずに使用できるようにする。【構成】 複数のメモリをそれぞれ複数のブロックに分割し、欠陥を含んだブロックを使用できないものとして排除して、残りのブロックをコンピュータのアドレスに対応するようにマッピングする。
請求項(抜粋):
(A)それぞれ、第1のブロック・アドレス及び第2のブロック・アドレスによってアドレス指定可能な、第1のブロックと第2のブロックを備える第1のメモリ、及び、それぞれ、第3のブロック・アドレス及び第4のブロック・アドレスによってアドレス指定可能な、第3のブロックと第4のブロックを備える第2のメモリと、(B)(1)第1、第2、第3、及び、第4のブロック・アドレスと、(2)それぞれが第1、第2、第3、及び、第4のブロックの1つに関する操作条件を示す、第1、第2、第3、及び、第4の状況データとを記憶するアドレス・テーブルであって、前記第1、第2、第3、及び、第4の状況データが、それぞれ、第1の状態と第2の状態となるものであり、第1、第2、第3、及び、第4のブロックの特定の1つが、操作不能の場合、第1、第2、第3、及び、第4の状況データの対応する1つが第1の状態をとるアドレス・テーブルと、(C)(1)アドレス・テーブル及び(2)第1と第2のメモリに結合されて、第1と第2のメモリ内の記憶場所にアクセスするために外部回路からブロック・アドレスとブロック・アドレスに関連したアドレスとが含まれている外部アドレスを受け、及び、第1、第2、第3、及び第4のブロックのうち少なくとも1つが操作不能の際、外部アドレスを連続させるためそれらのブロックのうち操作可能なブロックだけの記憶場所にアクセスするように外部アドレスを変換するアドレス翻訳論理回路と、を有する不揮発性メモリ・カード。
IPC (4件):
G11C 29/00 301 ,  G06F 12/06 515 ,  G06F 12/16 310 ,  G11C 16/06
引用特許:
審査官引用 (5件)
  • 特開平4-123398
  • 特開昭56-037897
  • メモリカード装置
    公報種別:公開公報   出願番号:特願平3-200705   出願人:株式会社東芝, 東芝エー・ブイ・イー株式会社
全件表示

前のページに戻る