特許
J-GLOBAL ID:200903018716810820

表示装置

発明者:
出願人/特許権者:
代理人 (1件): 原 謙三
公報種別:公開公報
出願番号(国際出願番号):特願2000-010953
公開番号(公開出願番号):特開2001-202072
出願日: 2000年01月19日
公開日(公表日): 2001年07月27日
要約:
【要約】【課題】 各チャンネル間で共有された共有メモリに書き込む表示装置において、特に重要なチャンネルのコマ落ちを防止する。【解決手段】 フレームカウンタ15は、アクセス制御回路12が現チャンネルのデータを共有メモリ11へ書き込む際、書き込んだフレーム数Nをカウントする。さらに、コンパレータ17は、上記フレーム数Nが、レート設定部16の指示する上限値Lに達したとき、チャンネルカウンタ14へ切り換え信号SWを出力して、チャンネルの切り換えを指示する。これにより、各チャンネルを選択する期間の比率を設定でき、共有メモリ11への書き込み速度が低く、全チャンネルをコマ落ちなく書き込むことができない場合であっても、特に重要なチャンネルのコマ落ちを防止できる。
請求項(抜粋):
複数チャンネルの映像信号、それぞれに応じた映像を、ウィンドウとして、1画面に複数表示可能な表示装置において、上記各チャンネルに共通して設けられ、上記各チャンネルの映像を示すデータを蓄積する共有メモリと、上記複数チャンネルの映像信号それぞれを順次選択して、上記共有メモリへ書き込む制御手段とを備え、上記制御手段がチャンネルを選択する際、少なくとも1つのチャンネルは、予め定められた単位時間に対する比率が、残余のチャンネルと異なる値に設定されていることを特徴とする表示装置。
IPC (3件):
G09G 5/00 550 ,  G09G 5/14 ,  H04N 7/18
FI (3件):
G09G 5/00 550 P ,  G09G 5/14 Z ,  H04N 7/18 U
Fターム (22件):
5C054CH09 ,  5C054EA07 ,  5C054EC03 ,  5C054EG04 ,  5C054FE12 ,  5C054GA04 ,  5C054GB01 ,  5C054GD03 ,  5C054GD09 ,  5C054HA18 ,  5C082AA12 ,  5C082AA27 ,  5C082BA20 ,  5C082BA27 ,  5C082BB22 ,  5C082BB46 ,  5C082CA55 ,  5C082CA76 ,  5C082CB05 ,  5C082DA64 ,  5C082MM02 ,  5C082MM07
引用特許:
審査官引用 (3件)

前のページに戻る