特許
J-GLOBAL ID:200903020269888730

半導体集積回路の自動配置方法

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-074844
公開番号(公開出願番号):特開平9-266254
出願日: 1996年03月28日
公開日(公表日): 1997年10月07日
要約:
【要約】【課題】消費電力を多く発生する回路ブロックを半導体基板上に分散配置することにより、半導体基板上の温度分布を均一化する。【解決手段】複数のトランジスタからなる基本論理回路を機能ごとにグループ化して回路ブロックとし複数の回路ブロックを半導体基板上に自動配置する方法において、回路動作をシミュレーションして得られたシミュレーション出力結果と、基本論理回路の消費電力を計算する手段を格納した消費電力計算ルールファイルとを用いて前記回路ブロックの消費電力を計算し、この計算結果と回路接続情報と半導体基板上に基本論理回路を配置および配線するときのレイアウト制約手段とを用いて、半導体基板上の単位面積当たりの消費電力を平均化する。
請求項(抜粋):
複数のトランジスタからなる基本論理回路を機能ごとにグループ化して回路ブロックとし複数の前記回路ブロックを半導体基板上に自動配置する方法において、回路動作をシミュレーションして得られたシミュレーション出力結果と、前記基本論理回路の消費電力を計算する手段を格納した消費電力計算ルールファイルとを用いて前記回路ブロックの消費電力を計算し、この計算結果と回路接続情報と前記半導体基板上に前記基本論理回路を配置および配線するときのレイアウト制約手段とを用いて、前記半導体基板上に前記基板上の単位面積当たりの消費電力を平均化するように回路ブロックを配置することを特徴とする半導体集積回路の自動配置方法。
IPC (5件):
H01L 21/82 ,  G06F 17/50 ,  H01L 27/118 ,  H01L 27/04 ,  H01L 21/822
FI (5件):
H01L 21/82 C ,  G06F 15/60 658 A ,  G06F 15/60 658 T ,  H01L 21/82 M ,  H01L 27/04 A
引用特許:
審査官引用 (2件)

前のページに戻る