特許
J-GLOBAL ID:200903020520633649
昇圧回路、それを搭載したICカード及びそれを搭載した電子機器
発明者:
出願人/特許権者:
代理人 (1件):
藤巻 正憲
公報種別:公開公報
出願番号(国際出願番号):特願2000-061723
公開番号(公開出願番号):特開2001-250393
出願日: 2000年03月07日
公開日(公表日): 2001年09月14日
要約:
【要約】【課題】 電流ピークを低減することにより、非接触型ICカード内の他の回路の誤動作を防止することができる昇圧回路、それを搭載したICカード及びそれを搭載した電子機器を提供する。【解決手段】 クロック信号CLK1が立ち上がると、ノードN1の電位が所定電位まで引き上げられる。これに伴って、トランジスタTr1がオンしてノードN2が充電され、トランジスタTr2がオンしてノードN3も若干充電される。次に、クロック信号CLK1が立ち下がると同時にクロック信号CLK2が立ち上がると、ノードN2の電位が更に引き上げられる。このため、その電位はノードN1の電位が引き上げられたときのものよりも高くなる。また、ノードN3は更に充電され、これに伴って、トランジスタTr3がオンしてノードN4も若干充電される。一方、ノードN1は充電され、その電位は「Vcp-VT(Tr0)」となる。
請求項(抜粋):
直列に接続された第1乃至第k(kは偶数)のトランジスタと、夫々前記第1乃至第kのトランジスタのゲート及びソースに一端が接続された第1乃至第kのコンデンサと、前記第1乃至第kのコンデンサの他端に互いに位相が異なるクロック信号を供給するクロックドライバと、を有し、前記クロックドライバは、互いに隣接する2個以上の前記コンデンサに同時にロウレベルとなるクロック信号を供給するものであることを特徴とする昇圧回路。
IPC (8件):
G11C 16/06
, G06F 1/26
, G06F 1/06
, G06F 1/10
, G06K 19/07
, H02M 3/07
, H03K 5/15
, H03K 19/0175
FI (10件):
H02M 3/07
, G11C 17/00 632 A
, G06F 1/00 330 F
, G06F 1/00 330 E
, G06F 1/04 311 Z
, G06F 1/04 330 Z
, G06K 19/00 H
, G06K 19/00 N
, H03K 5/15 G
, H03K 19/00 101 N
Fターム (38件):
5B011DA06
, 5B011DB05
, 5B011EA06
, 5B025AD10
, 5B025AE08
, 5B035AA11
, 5B035BB09
, 5B035CA12
, 5B035CA23
, 5B079AA10
, 5B079BC06
, 5B079BC10
, 5B079CC02
, 5B079CC20
, 5B079DD08
, 5B079DD20
, 5H730AA02
, 5H730AS00
, 5H730AS04
, 5H730BB02
, 5H730BB57
, 5H730BB86
, 5H730BB89
, 5H730CC21
, 5H730DD04
, 5H730DD32
, 5J039EE06
, 5J039KK10
, 5J039KK27
, 5J039NN03
, 5J056AA00
, 5J056AA03
, 5J056AA39
, 5J056BB50
, 5J056CC00
, 5J056CC29
, 5J056FF01
, 5J056KK00
引用特許:
審査官引用 (1件)
-
昇圧回路
公報種別:公開公報
出願番号:特願平5-096197
出願人:株式会社東芝
前のページに戻る