特許
J-GLOBAL ID:200903021423010854

電源ノイズ解析モデル生成装置、電源ノイズ解析モデル生成方法、電源ノイズ解析モデル生成プログラム

発明者:
出願人/特許権者:
代理人 (2件): 石戸 久子 ,  赤澤 日出夫
公報種別:公開公報
出願番号(国際出願番号):特願2003-131529
公開番号(公開出願番号):特開2004-334654
出願日: 2003年05月09日
公開日(公表日): 2004年11月25日
要約:
【課題】回路基板の様々な条件を考慮して電源層をモデル化する電源ノイズ解析モデル生成装置を提供することを目的とする。【解決手段】CADデータを取得するCADデータ取得部11と、CADデータを電源ノイズ解析に適したデータに変換するCADデータ変換処理部12と、電源ペアを抽出する電源ペア抽出処理部14と、電源ペア領域をメッシュで分割するメッシュ分割処理部15と、電源ペア領域上の素子から電源ペア領域上に放射される電磁波の波面である波紋を配置する波紋処理部16と、電源ペア領域上に複数のノードを配置するノード配置処理部18と、ノード領域を決定するノード領域決定処理部19と、ノード間を接続するLとRとCを算出するLRC決定処理部20と、電源層モデルを生成する電源層モデル生成処理部21と、電源ノイズ解析モデルを生成する電源ノイズ解析モデル生成処理部23とを備えた。【選択図】 図4
請求項(抜粋):
回路基板における電源層をモデル化する電源ノイズ解析モデル生成装置であって、 基板形状とパターン形状と素子の情報からなるCADデータを取得するCADデータ取得部と、 前記CADデータを、電源島パターンデータと素子データと引き出しパターンデータとviaパターンデータに変換するCADデータ変換処理部と、 異なる層に存在する2つの電源島が重なる場合に前記2つの電源島を電源ペアとして抽出する電源ペア抽出処理部と、 基板の平面上のうち前記電源ペアが占める領域である電源ペア領域の上に複数のノードを配置するノード配置処理部と、 前記ノードを囲む領域であるノード領域を決定するノード領域決定処理部と、 前記ノード間をインピーダンスとして表すインピーダンスパラメータを決定するインピーダンスパラメータ決定処理部と、 前記インピーダンスパラメータを用いて前記ノード間を接続し、電源層モデルを生成する電源層モデル生成処理部と、 前記電源層モデルと引き出しパターンデータとviaパターンデータを接続し、電源ノイズ解析モデルを生成する電源ノイズ解析モデル生成処理部と、 を備えてなる電源ノイズ解析モデル生成装置。
IPC (2件):
G06F17/50 ,  H05K3/00
FI (2件):
G06F17/50 666V ,  H05K3/00 D
Fターム (3件):
5B046AA08 ,  5B046BA04 ,  5B046JA01
引用特許:
審査官引用 (2件)

前のページに戻る