特許
J-GLOBAL ID:200903021618755340

シフトレジスタ回路およびそれを備える画像表示装置

発明者:
出願人/特許権者:
代理人 (3件): 吉田 茂明 ,  吉竹 英俊 ,  有田 貴弘
公報種別:公開公報
出願番号(国際出願番号):特願2006-291193
公開番号(公開出願番号):特開2008-108374
出願日: 2006年10月26日
公開日(公表日): 2008年05月08日
要約:
【課題】シフトレジスタ回路の回路面積の増大を抑制しつつ、また特殊な駆動制御装置を用いることなく、誤動作を防止して動作信頼性を向上させる。【解決手段】シフトレジスタは、第1クロック端子CK1に入力されるクロック信号CLKを出力端子OUTに供給するトランジスタQ1と、出力端子OUTを放電するトランジスタQ2を備えている。トランジスタQ1のゲートノードをノードN1、トランジスタQ2のゲートノードをノードN2とすると、シフトレジスタは、ノードN1を入力端とし容量素子C2を負荷とするインバータ回路と、当該インバータ回路の出力を受けノードN2に信号を出力するバッファ回路とを備える。【選択図】図7
請求項(抜粋):
入力端子、出力端子、リセット端子および第1クロック端子と、 第1クロック端子に入力される第1クロック信号を出力端子に供給する第1トランジスタと、 前記出力端子を放電する第2トランジスタと、 前記入力端子に接続した制御電極を有し、前記第1トランジスタの制御電極が接続する第1ノードを充電する第3トランジスタと、 前記リセット端子に接続した制御電極を有し、前記第1ノードを放電する第4トランジスタと、 所定の第2ノードに接続された制御電極を有し、前記第1ノードを放電する第5トランジスタと、 前記第1ノードを入力端とする第1インバータ回路と、 前記第1インバータ回路の出力を受け、前記第2ノードに信号を出力する第1バッファ回路とを備える ことを特徴とするシフトレジスタ回路。
IPC (5件):
G11C 19/28 ,  G09G 3/36 ,  G09G 3/20 ,  G02F 1/133 ,  G11C 19/00
FI (7件):
G11C19/28 D ,  G09G3/36 ,  G09G3/20 622E ,  G09G3/20 623H ,  G02F1/133 550 ,  G11C19/00 J ,  G11C19/00 K
Fターム (22件):
2H093NA16 ,  2H093NA43 ,  2H093NC09 ,  2H093NC22 ,  2H093NC34 ,  2H093NC35 ,  2H093ND42 ,  2H093ND48 ,  5C006BF03 ,  5C006EB04 ,  5C006EB05 ,  5C006FA41 ,  5C080AA05 ,  5C080AA06 ,  5C080AA10 ,  5C080BB05 ,  5C080DD09 ,  5C080DD22 ,  5C080DD28 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04
引用特許:
出願人引用 (5件)
全件表示
審査官引用 (4件)
全件表示

前のページに戻る