特許
J-GLOBAL ID:200903021748146086

クロック生成回路、同期検出回路及び光ディスク装置

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平7-112634
公開番号(公開出願番号):特開平8-288841
出願日: 1995年04月14日
公開日(公表日): 1996年11月01日
要約:
【要約】【目的】入力信号に同期したクロックを簡易に作成することができるクロック生成回路と、このクロック生成回路を適用した光ディスク装置等を提案する。【構成】入力信号RFが規定の信号レベルを横切るタイミングを基準にして、クロックCKのエッジのタイミングで入力信号RFの信号レベルを検出し、入力信号RFの基本周波数に対するクロックCKの周波数の誤差Sfe、位相の誤差Sφを検出する。
請求項(抜粋):
入力信号に同期したクロックを生成するクロック生成回路において、規程のスライスレベルを基準にして前記入力信号を2値化して2値化信号を生成する2値化手段と、前記2値化信号の信号レベルが切り換わると、前記クロックのエッジのタイミングで、前記入力信号の信号レベルを検出し、前記2値化信号の立ち上がりエッジ及び立ち下がりエッジに対応した第1及び第2の信号レベル検出結果を出力する信号レベル検出手段と、前記第1及び第2の信号レベル検出結果に基づいて、前記入力信号の基本周波数に対する前記クロックの周波数の誤差を検出し、周波数誤差検出結果を出力する誤差検出手段と、前記周波数誤差検出結果に基づいて前記クロックの周波数を可変して、前記クロックを生成するクロック生成手段とを備えることを特徴とするクロック生成回路。
IPC (4件):
H03L 7/113 ,  G11B 7/00 ,  G11B 20/10 351 ,  H03L 7/00
FI (4件):
H03L 7/10 B ,  G11B 7/00 T ,  G11B 20/10 351 Z ,  H03L 7/00 B
引用特許:
出願人引用 (4件)
  • 同期クロック再生回路
    公報種別:公開公報   出願番号:特願平5-129786   出願人:ソニー株式会社
  • 特開昭61-267480
  • 特開昭61-095602
全件表示

前のページに戻る