特許
J-GLOBAL ID:200903022988944962

スイッチング回路及びこの回路を有する表示装置

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平6-173370
公開番号(公開出願番号):特開平8-018062
出願日: 1994年07月01日
公開日(公表日): 1996年01月19日
要約:
【要約】【目的】 簡単なスイッチング回路構成でスイッチングノイズを低減するとともに、良好なスイッチングが得られるようにする。【構成】 液晶表示装置の各画素毎の駆動回路は、2つのnチャネル型MOSのTFT33、34のソース・ドレインが直列に接続され、TFT34のソース電極が液晶容量CLCに接続されている。TFT33のドレイン電極は、ドレインライン32に接続されて映像データ信号が入力され、TFT33、34のゲート電極には、ゲートライン31からのゲート電圧信号が印加される。液晶容量に近い方のTFT34のゲート幅(90μm)は狭く構成され、液晶容量から遠い方のTFT33のゲート幅(180μm)は広く構成されている。これにより、負荷容量側のトランジスタ容量が小さくなり、スイッチングノイズが低減化できるとともに、チャネル抵抗が小さくなり、急峻なスイッチング特性が得られる。
請求項(抜粋):
ゲート電極に印加する電圧によってソース-ドレイン間を流れる電流を制御する電界効果トランジスタを備えたスイッチング回路において、前記電界効果トランジスタを少なくとも2個直列に接続し、各電界効果トランジスタのゲート電極のゲート幅をそれぞれ異なるように構成したことを特徴とするスイッチング回路。
IPC (3件):
H01L 29/786 ,  G02F 1/136 500 ,  G09G 3/36
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る