特許
J-GLOBAL ID:200903024214151822

表示制御装置及び表示制御方法

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦 (外6名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-367820
公開番号(公開出願番号):特開2003-167568
出願日: 2001年11月30日
公開日(公表日): 2003年06月13日
要約:
【要約】【課題】本発明は、システム側で煩雑な処理を行うことなく既存の一定の書き込みアドレス指定のままで、フレームメモリを有効に活用して、複数の表示装置にそれぞれ異なる画面を表示できる表示制御装置を提供することを課題とする。【解決手段】表示制御装置3の描画制御部31に設けられた描画アドレス変換回路312は、システム側での連続するワード単位のアドレス指定による1画面分のデータ書き込みに対して、当該アドレス指定による1ワード4バイトのデータをフレームメモリ32上に1バイトずつワード単位のアドレス順に描画する。
請求項(抜粋):
連続する複数のアドレス領域でなるワードを単位に表示画面データが書き込まれるフレームメモリと、システム側から指定される書き込みアドレスに従い、ワード単位の表示画面データを前記フレームメモリに1バイト又は複数バイト単位に編集して、メモリ内のアドレス方向に描画する描画手段と、前記フレームメモリから前記ワード順に前記描画された表示画面データを読み出し、前記表示画面データを複数の表示装置に前記1バイト又は複数バイト単位に振り分ける表示制御手段とを具備したことを特徴とする表示制御装置。
IPC (2件):
G09G 5/00 510 ,  G09G 5/00 550
FI (2件):
G09G 5/00 510 V ,  G09G 5/00 550 P
Fターム (9件):
5C082AA03 ,  5C082AA34 ,  5C082BB15 ,  5C082BB22 ,  5C082BD07 ,  5C082CA84 ,  5C082DA57 ,  5C082DA67 ,  5C082MM06
引用特許:
審査官引用 (2件)
  • フレームメモリ回路
    公報種別:公開公報   出願番号:特願平3-272912   出願人:株式会社東芝
  • 特開昭61-091691

前のページに戻る