特許
J-GLOBAL ID:200903024237240296

ATM通信制御装置

発明者:
出願人/特許権者:
代理人 (1件): 渡辺 勝 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-340428
公開番号(公開出願番号):特開2000-165406
出願日: 1998年11月30日
公開日(公表日): 2000年06月16日
要約:
【要約】【課題】 VP単位のレート制御が可能なATM通信制御装置を提供する。【解決手段】 送受信制御部13に接続されたコントロールメモリ15には、各VP単位に、当該VPのレート情報および送出時刻情報などのパラメータを記載したVPテーブルと、各VCが属するVPのVPテーブルのアドレス情報などを記載してVCテーブル、そして各VC単位に、当該VCのデータが記憶されているVCテーブルのアドレスを記憶しているルックアップテーブルが記憶されている。送受信制御部13はコントロールメモリ15内のテーブルから必要な情報を読み出してVP単位のレート制御を行う。
請求項(抜粋):
送受信データを格納するためのシステムメモリと、物理層の機能を有するPHYデバイスを介してATMネットワークと接続され、該ATMネットワークとの間で送受信動作を行う送受信制御部と、送受信制御で必要となる各種制御データおよびテーブルを格納するコントロールメモリと、装置全体を制御するホストを有するATM通信制御装置において、前記テーブルが、各VP単位に、当該VPのレート情報、送出時刻情報、各VPに属するVCのセルが処理されたか否かを示すグラフを含むパラメータを記憶しているVPテーブルと、各VC単位に、当該VCが属しているVPの前記パラメータが記憶されている前記VPテーブルのアドレスを示すVPテーブルアドレスを記憶しているVCテーブルと、各VC単位に、当該VCのデータが記憶されている前記VCテーブルのアドレスを記憶しているルックアップテーブルを含み、VP単位のレート制御を行うことを特徴とするATM通信制御装置。
IPC (2件):
H04L 12/28 ,  H04Q 3/00
FI (2件):
H04L 11/20 G ,  H04Q 3/00
Fターム (11件):
5K030GA13 ,  5K030HA10 ,  5K030HB14 ,  5K030HB15 ,  5K030KA01 ,  5K030KA04 ,  5K030KA05 ,  5K030KA06 ,  5K030KA12 ,  5K030KA13 ,  5K030LC02
引用特許:
審査官引用 (1件)

前のページに戻る