特許
J-GLOBAL ID:200903024446572646

融合型積和演算機能ユニット

発明者:
出願人/特許権者:
代理人 (3件): 山田 行一 ,  野田 雅一 ,  池田 成人
公報種別:公開公報
出願番号(国際出願番号):特願2008-302713
公開番号(公開出願番号):特開2009-140491
出願日: 2008年11月27日
公開日(公表日): 2009年06月25日
要約:
【課題】倍精度のサポートを加えることによる、チップ面積に対する影響が低減する融合型積和演算機能ユニットを提供する。【解決手段】グラフィックスプロセッサに、レンダリングに使用される単精度の機能ユニットに加えて、倍精度の算術演算の直接的なサポートを提供する機能ユニットが追加される。倍精度の機能ユニットは、融合型積和演算を含む複数の異なる演算を、少なくとも倍精度の幅であるデータ経路及び/又は論理回路を使用して、実行することができる。倍精度の機能ユニット及び単精度の機能ユニットは、共通の命令発行回路によって制御することができ、コアに含まれている倍精度の機能ユニットの複製の数を、単精度の機能ユニットの複製の数よりも少なくすることができる。【選択図】図5
請求項(抜粋):
画像データを生成するようになっており、複数の同時スレッドを実行するようになっている処理コアを含んでおり、単精度オペランドに対して動作するレンダリングパイプラインを備えており、 前記処理コアが、倍精度の入力オペランドのセットに対して複数の倍精度演算のうちの一つを選択的に実行するようになっている多目的の倍精度機能ユニットを更に含んでおり、該多目的の倍精度機能ユニットが、少なくとも一つの算術演算論理回路を含んでおり、 前記倍精度機能ユニットの前記算術演算論理回路の全てが、倍精度において動作するよう十分な広さになっている、 グラフィックスプロセッサ。
IPC (4件):
G06T 1/20 ,  G06F 15/80 ,  G06F 17/10 ,  G06F 9/46
FI (5件):
G06T1/20 C ,  G06T1/20 B ,  G06F15/80 ,  G06F17/10 S ,  G06F9/46 410
Fターム (9件):
5B056AA05 ,  5B056BB71 ,  5B056CC01 ,  5B056FF01 ,  5B056FF02 ,  5B057AA20 ,  5B057CH04 ,  5B057CH05 ,  5B057CH09
引用特許:
審査官引用 (5件)
全件表示
引用文献:
審査官引用 (5件)
  • "The Weitek 64-bit Floating-point Datapath Unit"
  • 「並列図形処理 初版」, 19910815, 第1版, p.139-141
  • "Implementation of the Mixed-Precision High Performance LINPACK Benchmark on the CELL Processor"
全件表示

前のページに戻る