特許
J-GLOBAL ID:200903024717725672

位相同期回路

発明者:
出願人/特許権者:
代理人 (1件): 高田 守 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-395766
公開番号(公開出願番号):特開2003-198363
出願日: 2001年12月27日
公開日(公表日): 2003年07月11日
要約:
【要約】【課題】 ランダムNRZ形式のデータ信号Dからクロック信号CKの抽出を行う位相同期回路、特に位相比較回路と周波数比較回路の両方を含む2重ループ構成の位相同期回路において、参照クロック信号を必要とすることなく広キャプチャ・レンジ化と高品質クロック信号の抽出との両立を実現することができる位相同期回路を提供する。【解決手段】 周波数比較回路にクロック信号Ca、当該クロック信号Caに対しその位相が近似的に1/4周期遅れた他のクロック信号Cbおよびデータ信号Dを入力し、上記クロック信号の周波数とデータ信号Dのビット・レートとの大小関係に応じた論理値を出力させる。当該論理値を周波数比較ループF2により負帰還させることにより、参照クロック信号を必要とすることなくクロック信号の周波数をデータ信号Dのビット・レートに近づけることができ、広キャプチャ・レンジ化と高品質クロック信号の抽出とを実現することができる。
請求項(抜粋):
入力されたランダムNRZ形式のデータ信号からクロック信号を抽出する位相同期回路であって、該位相同期回路の出力である前記クロック信号と該位相同期回路に入力された前記データ信号との位相を比較する位相比較回路と、前記クロック信号、前記クロック信号に対して近似的に1/4周期遅れた位相を有する他のクロック信号および前記データ信号を入力して、該データ信号と該クロック信号または該他のクロック信号との周波数を比較する周波数比較回路と、前記位相比較回路の比較結果と前記周波数比較回路の比較結果とを入力し、直流分を取り出して出力するローパス・フィルタと、前記ローパス・フィルタの出力信号を入力して、前記クロック信号を出力する電圧制御発振回路とを備え、前記周波数比較回路は、前記クロック信号と前記他のクロック信号とを、各々前記データ信号によりサンプリングして出力信号を生成する2系統のサンプリング回路を含むサンプリング・ブロックと、前記サンプリング・ブロックの2系統のサンプリング回路の出力信号に対して各々波形整形を行って各別に出力信号を生成する波形整形ブロックと、前記波形整形ブロックの各別の出力信号間の位相の進みまたは遅れを判定する位相比較ブロックとを備えたことを特徴とする位相同期回路。
IPC (5件):
H03L 7/087 ,  H03L 7/08 ,  H03L 7/10 ,  H03L 7/113 ,  H04L 7/033
FI (5件):
H03L 7/08 P ,  H03L 7/08 M ,  H03L 7/10 B ,  H03L 7/10 Z ,  H04L 7/02 B
Fターム (28件):
5J106AA04 ,  5J106CC01 ,  5J106CC25 ,  5J106CC26 ,  5J106CC32 ,  5J106CC41 ,  5J106CC59 ,  5J106DD43 ,  5J106DD44 ,  5J106DD48 ,  5J106FF02 ,  5J106FF09 ,  5J106GG10 ,  5J106HH01 ,  5J106HH02 ,  5J106JJ02 ,  5J106JJ03 ,  5J106KK08 ,  5K047AA16 ,  5K047FF02 ,  5K047GG11 ,  5K047GG22 ,  5K047MM28 ,  5K047MM36 ,  5K047MM38 ,  5K047MM50 ,  5K047MM53 ,  5K047MM63
引用特許:
出願人引用 (2件) 審査官引用 (1件)
  • PLL回路
    公報種別:公開公報   出願番号:特願平10-291244   出願人:日本電気株式会社

前のページに戻る