特許
J-GLOBAL ID:200903025927689209

デジタルシステム、デジタルシステムのクロック信号調整方法および、その調整方法で実行する処理プログラムを記録した記録媒体

発明者:
出願人/特許権者:
代理人 (1件): 工業技術院電子技術総合研究所長
公報種別:公開公報
出願番号(国際出願番号):特願2000-003449
公開番号(公開出願番号):特開2001-043261
出願日: 2000年01月12日
公開日(公表日): 2001年02月16日
要約:
【要約】 (修正有)【課題】 クロック信号のタイミング調整を個々のデジタルシステムごとに行う。【解決手段】 単一もしくは複数のクロック信号に従いデジタル処理を行って所定の機能を奏するデジタルシステム1において、前記デジタルシステム内の、前記クロック信号を供給する複数のクロック回路にそれぞれ介挿されるとともに、制御信号が示す値に応じて遅延時間を変化させる回路素子で各々構成された複数の遅延素子4と、前記複数の遅延素子に与える複数の制御信号を保持する複数の保持回路5と、を具え、前記複数の保持回路が、それらの保持回路が保持する前記複数の制御信号の値を外部装置6〜8により、確率的探索手法(遺伝的アルゴリズム、遺伝的プログラミング)に従って、前記デジタルシステムが動作タイミングに関し誤りなく動作するように変更されるものであることを特徴としている。
請求項(抜粋):
単一もしくは複数のクロック信号に従いデジタル処理を行って所定の機能を奏するデジタルシステムにおいて、前記デジタルシステム内の、前記クロック信号を供給する複数のクロック回路にそれぞれ介挿されるとともに、制御信号が示す値に応じて遅延時間を変化させる回路素子で各々構成された複数の遅延素子と、前記複数の遅延素子に与える複数の制御信号を保持する複数の保持回路と、を具え、前記複数の保持回路が、それらの保持回路が保持する前記複数の制御信号の値を外部装置により、確率的探索手法に従って、前記デジタルシステムが動作タイミングに関し誤りなく動作するように変更されたものであることを特徴とする、デジタルシステム。
IPC (2件):
G06F 17/50 ,  G06F 1/10
FI (5件):
G06F 15/60 658 U ,  G06F 1/04 330 A ,  G06F 15/60 658 K ,  G06F 15/60 658 V ,  G06F 15/60 668 X
Fターム (13件):
5B046AA08 ,  5B046CA07 ,  5B046JA03 ,  5B079BA01 ,  5B079BA20 ,  5B079BB10 ,  5B079BC02 ,  5B079BC03 ,  5B079CC02 ,  5B079CC08 ,  5B079CC14 ,  5B079DD06 ,  5B079DD20
引用特許:
審査官引用 (12件)
全件表示

前のページに戻る