特許
J-GLOBAL ID:200903026182415701

デジタル自動利得制御回路

発明者:
出願人/特許権者:
代理人 (1件): 坂口 博 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-019409
公開番号(公開出願番号):特開平11-317666
出願日: 1999年01月28日
公開日(公表日): 1999年11月16日
要約:
【要約】【課題】 自動利得制御機能がデジタル域で完全に実行される自動利得制御回路を提供する。【解決手段】 イメージセンサからのアナログ電気信号を対応するデジタルコードに変換するADC104を有する、イメージセンサのためのデジタル自動利得制御回路は、イメージの各フレームについて、ADCのデジタルコードから、最小および最大の電気信号値を決定する最小/最大ディテクタ106を備えている。このディテクタに接続されたフィルタ108は、フィルタリングによって最小および最大の電気信号値の瞬時変化を抑制して、フィルタリングされた最小値および最大値を与える。DAC110が、フィルタリングされた最小値および最大値のそれぞれに相当する最小および最大のアナログ基準電圧を発生し、ADCに供給されて、ADCにより与えられるデジタルコードの関連する振幅を制御する。
請求項(抜粋):
撮像装置からのアナログ電気信号を対応するデジタルコードに変換するアナログ/デジタル(A/D)コンバータを有する、撮像装置のためのデジタル自動利得制御回路において、前記A/Dコンバータのデジタルコードから、最小および最大の電気信号値を決定する決定手段と、前記決定手段に接続され、前記最小および最大の電気信号値の瞬時変化を抑制して、フィルタリングされた最小値および最大値を与えるデジタルフィルタと、前記デジタルフィルタと前記A/Dコンバータとの間に接続され、前記フィルタリングされた最小値および最大値のそれぞれに相当する最小および最大のアナログ基準電圧を発生する最小/最大基準発生器とを備え、前記アナログ基準電圧は、前記A/Dコンバータに供給されて、前記A/Dコンバータにより与えられるデジタルコードの関連する振幅を制御することを特徴とするデジタル自動利得制御回路。
IPC (2件):
H03M 1/18 ,  H04N 5/14
FI (2件):
H03M 1/18 ,  H04N 5/14 A
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る