特許
J-GLOBAL ID:200903026493782368

外部記憶装置システム及び記憶制御装置

発明者:
出願人/特許権者:
代理人 (3件): 小川 勝男 ,  田中 恭助 ,  佐々木 孝
公報種別:公開公報
出願番号(国際出願番号):特願2002-163786
公開番号(公開出願番号):特開2004-013373
出願日: 2002年06月05日
公開日(公表日): 2004年01月15日
要約:
【課題】記憶効率がよくリアルタイム応答性のよい外部記憶装置システムを提供する。【解決手段】仮想ブロック領域104は、上位計算機が認識する仮想ブロックを一時記憶する。ディスク群105は、記憶制御部101内で認識する圧縮データが収容される実ブロックを格納する。仮想ブロック-実ブロック対応テーブル103は、仮想ブロックのアドレスと実ブロックのアドレスとの対応情報を格納する。制御部106は、上位からのリード/ライト要求に応答して要求された仮想ブロックが仮想ブロック領域104にあればその仮想ブロックについてリード/ライト応答する。仮想ブロック領域104になければディスク群105から読み込んだ実ブロックデータを仮想ブロック領域104内に展開した後にリード/ライト応答する。仮想ブロックにデータ更新が生じたとき、該当する実ブロックを更新する。【選択図】図1
請求項(抜粋):
上位装置で認識可能な仮想ブロックを一時記憶するキャッシュ手段と、当該外部記憶装置システム内で認識する圧縮データが収容される実ブロックを格納する記憶装置と、前記仮想ブロックのアドレスと前記実ブロックのアドレスとの対応情報を格納する記憶手段と、前記上位装置からのリード/ライト要求に応答して要求された仮想ブロックが前記キャッシュ手段中にあれば前記キャッシュ手段中の仮想ブロックについてリード/ライトを行うよう制御する手段と、前記キャッシュ手段中になければ前記記憶手段を参照し要求された仮想ブロックに対応する実ブロックのデータを前記記憶装置から読み込み、前記キャッシュ手段中にデータ展開した仮想ブロックについてリード/ライトを行うよう制御する手段と、前記キャッシュ手段中の仮想ブロックにデータ更新が生じたとき当該仮想ブロックの圧縮データを含む対応する前記記憶装置中の実ブロックを更新するよう制御する手段とを有することを特徴とする外部記憶装置システム。
IPC (2件):
G06F3/06 ,  G06F12/08
FI (6件):
G06F3/06 302A ,  G06F3/06 301W ,  G06F3/06 540 ,  G06F12/08 501G ,  G06F12/08 557 ,  G06F12/08 559Z
Fターム (13件):
5B005JJ11 ,  5B005LL19 ,  5B005MM11 ,  5B005MM43 ,  5B005RR01 ,  5B065BA01 ,  5B065CA12 ,  5B065CA30 ,  5B065CC02 ,  5B065CC08 ,  5B065CE12 ,  5B065CH01 ,  5B065CS04
引用特許:
審査官引用 (2件)
  • ディスク制御方法
    公報種別:公開公報   出願番号:特願平5-279249   出願人:株式会社日立製作所
  • 入出力制御装置
    公報種別:公開公報   出願番号:特願平5-316297   出願人:松下電器産業株式会社

前のページに戻る