特許
J-GLOBAL ID:200903026818940747

トランスペアレントECCメモリシステム

発明者:
出願人/特許権者:
代理人 (3件): 伊東 忠彦 ,  大貫 進介 ,  伊東 忠重
公報種別:公表公報
出願番号(国際出願番号):特願2004-509960
公開番号(公開出願番号):特表2005-528712
出願日: 2003年05月29日
公開日(公表日): 2005年09月22日
要約:
本開示は、リソース消費とECC問題の両方を安価に解決することが可能なフレキシブルかつ効率的なメモリ構成を提供する。一実施例による第1及び第2メモリ構成では、データとECCは同一のメモリバンクに備えられる。他の実施例による第1及び第2メモリ構成では、データとECCは異なるメモリバンクに備えられ、パラレルにアクセスされる。
請求項(抜粋):
データを格納するための第1ランダムアクセスメモリ構成と、 誤り訂正符号情報の格納専用の第2ランダムアクセスメモリ構成と、 から構成されるメモリシステムであって、 該メモリシステムへのデータ接続は前記第1ランダムアクセスメモリ構成の幅に限定され、 前記誤り訂正符号情報は前記データ接続を介しアクセスされる、 ことを特徴とするメモリシステム。
IPC (1件):
G06F12/16
FI (1件):
G06F12/16 320F
Fターム (8件):
5B018GA02 ,  5B018HA15 ,  5B018HA36 ,  5B018NA02 ,  5B018NA03 ,  5B018NA06 ,  5B018QA14 ,  5B018RA01
引用特許:
審査官引用 (4件)
  • 特開平4-336644
  • 特開昭61-271699
  • 半導体メモリ装置
    公報種別:公開公報   出願番号:特願平5-035532   出願人:富士通株式会社, 富士通デバイス株式会社
全件表示

前のページに戻る